发明名称 双时脉系统之后写入缓冲器
摘要 提供一种供双时脉系统的后写入缓冲器,其改善了主控资料汇流排(10)频宽的使用,包含位址缓冲器(60)、资料缓冲器(62)、第一时脉时序信号(22)、第二时脉时序信号(48)、位址解码器(24)、第一写入致能电路(72)以及第二写入致能电路(74)。此位址缓冲器(60)及资料缓冲器(62)保留资料及该资料的目的位址,直到时脉之信号同步并且资料准备好要转换。此位址解码器(24)决定出那个目的暂存器位元组将接收此主控资料汇流排(10)中的资料。此写入致能电路(72、74)同步此时脉信号(22、48)并决定出何时目的暂存器准备好要接收来自资料缓冲器(62)的资料。
申请公布号 TW464807 申请公布日期 2001.11.21
申请号 TW088123362 申请日期 2000.03.24
申请人 德州仪器公司 发明人 邓泽湘
分类号 G06F13/00 主分类号 G06F13/00
代理机构 代理人 蔡中曾 台北巿敦化南路一段二四五号八楼
主权项 1.一种双时脉系统用的后写入缓冲器,包含:一位址缓冲器,可操作来接收主控资料滙流排上之资料的目的暂存器位址;一资料缓冲器,可操作来从主控资料滙流排接收资料并藉之释放出主控资料滙流排做其他功能,此资料缓冲器可操作来提供资料到复数个目的暂存器中特定的一个,回应于目的暂存器位址;其中此位址缓冲器、资料缓冲器及复数个目的暂存器的某些个受到第一时脉时序信号的控制;其中此复数个目的暂存器的其他几个受到第二时脉时序信号的控制;一位址解码器,可操作来决定出第一与第二时脉时序信号的那一个控制此复数个目的暂存器的特定一个,此位址解码器可操作来决定在资料可转换到复数个目的暂存器的特定一个之前必须可用的资料位元组数目;第一写入致能电路,可操作来产生由第一时脉时序信号控制的目的暂存器之写入致能信号;以及第二写入致能电路,可操作来产生由第二时脉时序信号控制的目的暂存器之写入致能信号。2.如申请专利范围第1项的缓冲器,其中此位址解码器可操作来产生第一写入未决信号,回应决定出复数个目的暂存器的特定一个是由第一时脉时序信号所控制的,并需要一个以上的位元组资料在一个时间点同时转换。3.如申请专利范围第1项的缓冲器,其中此位址解码器其中此位址解码器可操作来产生第一写入未决信号,回应决定出复数个目的暂存器的特定一个是由第二时脉时序信号所控制的,并需要一个以上的位元组资料在一个时间点同时转换。4.如申请专利范围第1项的缓冲器,其中此位址解码器可操作来产生时脉选择信号,回应决定出第一与第二时脉时序信号中的那一个控制此复数个目的暂存器的特定一个的工作频率,此时脉选择信号指示由要呼叫的是第一与第二写入致能电路的那一个。5.如申请专利范围第1项的缓冲器,其中此位址解码器操作来传递此目的暂存器位址到位址缓冲器。6.如申请专利范围第1项的缓冲器,其中此位址解码器可操作来从主控资料滙流排传递资料到资料缓冲器。7.如申请专利范围第1项的缓冲器,其中此位址解码器可操作来:从主控资料滙流排接收写入致能信号;以及传递缓冲器写入致能信号到位址缓冲器,资料缓冲器,第一写入致能电路以及第二写入致能电路,此缓冲器写入致能信号起始一个从主控资料滙流排到目的缓冲器的资料转换。8.如申请专利范围第1项的缓冲器,还包含一重置信号来重置此后写入缓冲器电路元件至预设値。9.如申请专利范围第1项的缓冲器,其中此第一及第二写入致能电路还可操作来产生写入忙碌状态信号,指示出资料缓冲器中的资料尚未写入到目的暂存器中。10.如申请专利范围第1项的缓冲器,其中此主控资料滙流排的容量为8位元或16位元。11.如申请专利范围第1项的缓冲器,其中此资料缓冲器的容量为8位元。12.一种包含数个元件部份的电脑系统,每个零件部份由两个时脉时序信号中的一个所控制,包含:一中央处理单元,可操作来处理资料并执行对资料的可实行功能;一组态区块,其包含复数个目的暂存器;一主控资料滙流排,可操作来使电脑系统中的通讯容易以及从一电脑系统元件转换资料到另一个电脑系统元件;一介于主控资料滙流排与与组态区块之间的后写入缓冲器,这样到复数个目的暂存器的特定一个的资料转换会经过此后写入缓冲器,此后写入缓冲器可操作来从主控资料滙流排转换资料到复数个目的暂存器中的特定一个;以及此后写入缓冲器还可操作来同步第一时脉时序信号及第二时脉时序信号,如果主控资料滙流排及此复数个目的暂存器中的特定一个系由不同的时脉时序信号控制的话。13.如申请专利范围第12项的系统,其中此后写入缓冲器包含一位址解码器且是针对复数个目的暂存器的特定一个中资料的复数个位元组的每一个,一位址缓冲器、资料缓冲器、第一写入致能电路及第二写入致能电路。14.如申请专利范围第12项的系统,其中此后写入缓冲器从主控资料滙流排接收资料,以便空出主控资料滙流排来执行其他功能。15.一种转换主控资料滙流排中的资料到目的暂存器的方法,包含:从主控资料滙流排接收目的暂存器位址;从主控资料滙流排接收资料;接收第一时脉时序信号及第二时脉时序信号;接收缓冲器写入信号,致能从主控资料滙流排到后写入缓冲器的资料转换,以便释出主控资料滙流排做额外的料转换;解码目的暂存器位址来决定出要由第一时脉时序信号或第二时脉时序信号来控制目的暂存器的工作频率;产生时脉选择信号,回应于目的暂存器位址;产生写入致能信号,回应于时脉选择信号以及缓冲器写入信号;以及从后写入缓冲器转换资料到目的暂存器,回应该写入致能信号。16.如申请专利范围第15项的方法,还包含:解码此目的暂存器位址来决定在执行资料转换到目的暂存器之前必须要接收到的资料位元组数目;产生写入未决信号,直到所有必要的资料位元组以在后写入缓冲器中可用;以及将资料保留在后写入缓冲器中,直到写入未决信号指示出所有必要的位元组是在后写入缓冲器中并准备好要转换到目的暂存器。17.如申请专利范围第16项的方法,其中产生写入致能信号的步骤还包含估计此写入未决信号来决是否目的暂存器需要转换一个以上的位元组资料。18.如申请专利范围第15项的方法,还包含接收重置信号并重置此后写入缓冲器电路元件至预设値。19.如申请专利范围第15项的方法,还包含产生写入忙碌信号,回应于资料出现在后写入缓冲器中,其尚未被转换至目的暂存器。图式简单说明:第一图为说明一包含主控资料滙流排、组态区块及后写入缓冲器之电脑的方块图;第二图为说明在主控资料滙流排、后写入缓冲器及组态区块暂存器之间的互相连接的方块图;第三图为概要方块图,说明结合主控资料滙流排、后写入缓冲器及组态区块暂存器之间互相连接的不同信号及信号路径;第四图为在一后写入缓冲器中单一位元组缓冲器区域的概要图,其包含对应至组态区块中四个位元组之目的暂存器的四个缓冲器区域;第五图为一时序图,说明当主控资料滙流排与目的暂存器由相同时脉源提供时脉时的工作;以及第六图为一时序图,说明当主控资料滙流排与目的暂存器由分别时脉源提供时脉时的工作。
地址 美国