发明名称 共享传输位址快取记忆体
摘要 本发明揭示一记忆体控制器,包括:一图形子系统,适用于执行资料之图形操作;及一快取记忆体适用于储存可用于图形子系统以储存图形资料及可用于耦合至该记忆体控制器集线器之一图形控制器以储存图形资料之实体记忆体中位置之位址。
申请公布号 TW576967 申请公布日期 2004.02.21
申请号 TW090124156 申请日期 2001.09.28
申请人 英特尔公司 发明人 布莱恩R 怀特
分类号 G06F12/00 主分类号 G06F12/00
代理机构 代理人 陈长文 台北市松山区敦化北路二○一号七楼
主权项 1.一种记忆体控制器集线器,包括:一图形子系统,适用于执行资料上之图形操作;以及一快取记忆体,适用于储存可用于图形子系统以储存图形资料及可用于耦合至该记忆体控制器集线器之一图形控制器以储存图形资料之实体记忆体中之位置位址。2.如申请专利范围第1项之记忆体控制器集线器,进一步包括耦合图形控制器至记忆体控制器集线器之专属滙流排介面。3.如申请专利范围第2项之记忆体控制器集线器,其中专属滙流排介面包括加速图形埠(AGP)。4.如申请专利范围第1项之记忆体控制器集线器,架构以提供线性、虚拟记忆体位址之区块以供图形子系统使用,其中快取记忆体适用于储存实体记忆体中位置之位址,该位址和线性、虚拟记忆体位址区块中之位址有关。5.如申请专利范围第1项之记忆体控制器集线器,架构以提供线性、虚拟记忆体位址之区块以供图形控制器使用,其中快取记忆体适用于储存实体记忆体中位置之位址,该位址和线性、虚拟记忆体位址区块之位址有关。6.如申请专利范围第1项之记忆体控制器集线器,架构以提供线性、虚拟记忆体位址之一第一区块以供图形控制器使用,并适用于提供线性、虚拟记忆体位址之一第二区块以供图形子系统使用,其中快取记忆体适用于储存实体记忆体中位置之位址,该位址和线性、虚拟记忆体位址第一区块内之位址有关,快取记忆体并用来储存实体记忆体中位置之位址,该位址和线性、虚拟记忆体位址之第二区块中之位址有关。7.一种电脑系统,包括:一中央处理器;一显示装置;适用于储存影像资料与非影像资料之一系统记忆体;以及耦合至中央处理器及耦合至系统记忆体之一记忆体控制器集线器,该记忆体控制器集线器包括:架构以用来在图形资料上执行图形操作之一图形子系统;以及一快取记忆体,适用于储存可用于图形子系统以储存图形资料及可用于耦合至该记忆体控制器集线器之一图形控制器以储存图形资料之实体记忆体中之位置位址。8.如申请专利范围第7项之电脑系统,进一步包括耦合图形控制器至记忆体控制器集线器之专属滙流排介面。9.如申请专利范围第8项之电脑系统,其中该专属滙流排介面包括一加速图形埠(AGP)。10.如申请专利范围第7项之电脑系统,其中该记忆体控制器集线器系架构以提供线性、虚拟记忆体位址之区块以供图形子系统使用;以及其中该快取记忆体系用来储存实体记忆体中之位置位址,该等位置位址系相应于线性、虚拟记忆体位址区块内之位址。11.如申请专利范围第7项之电脑系统,其中该记忆体控制器集线器系架构以提供一线性、虚拟记忆体位址区块,以供图形控制器使用;以及其中该快取记忆体系用来储存实体记忆体中之位置位址,该等位置位址系相应于线性、虚拟记忆体位址区块内之位址。12.如申请专利范围第7项之电脑系统,其中该记忆体控制器集线器系架构以提供一线性、虚拟记忆体位址第一区块,以供该图形控制器使用,以及系用以提供线性、虚拟记忆体位址第二区块,以供图形子系统使用;以及其中该快取记忆体系用来储存实体记忆体中之位置位址,该等位置位址系相应于线性、虚拟记忆体位址第一区块内之位址,该快取记忆体并用来储存实体记忆体中之位置位址,该等位置位址系相应于线性、虚拟记忆体位址第二区块内之位址。13.一种实体储存记忆体控制器集线器快取记忆体中之位置位址之方法,其中该实体记忆体中之位置不是对于耦合至记忆体控制器集线器之图形控制器是可用的,就是对于耦合至记忆体控制器集线器之图形子系统是可用的。14.如申请专利范围第13项之方法,进一步包括:提供一记忆体控制器集线器中之线性、虚拟记忆体位址区块,以供图形子系统使用;以及储存进入实体记忆体中之快取记忆体位置位址,该等位置位址系相应于线性、虚拟记忆体位址区块内之位址。15.如申请专利范围第13项之方法,进一步包括:提供一记忆体控制器集线器中之线性、虚拟记忆体位址区块,以供图形控制器使用;以及储存进入实体记忆体中之快取记忆体位置位址,该等位置位址系相应于线性、虚拟记忆体位址区块内之位址。16.如申请专利范围第13项之方法,进一步包括:提供一记忆体控制器集线器中之线性、虚拟记忆体位址区块,以供图形控制器使用,并储存进入实体记忆体中之快取记忆体位置位址,该等位置位址系相应于线性、虚拟记忆体位址区块内之位址;或是提供一记忆体控制器集线器中之线性、虚拟记忆体位址区块,以供图形子系统使用,并储存进入实体记忆体中之快取记忆体位置位址,该等位置位址系相应于线性、虚拟记忆体位址区块内之位址。图式简单说明:图1为电脑系统之架构区块图。图2为图形记忆体控制器集线器之架构区块图。图3与图4为图形记忆体控制器集线器之加速图形埠(AGP)功能之架构区块图。
地址 美国