发明名称 储存元件控制器装置,储存系统以及储存方法
摘要 一实施例相关于使一处理器将一资料传输命令写到有快取功能的系统记忆体。该处理器然后执行一写入交易,以便将一“封包”命令传送到一光学储存元件。一旦该光学储存元件处理了该封包命令之后,该光学储存元件发出一中断讯息,而回应该封包命令。该中断讯息的发出指示了该光学储存元件已准备好可接收一资料传输命令。经由一序列连接机构而被耦合到该光学储存元件的一主控制器接收该中断讯息。该主控制器然后使一DMA传输进行,该DMA传输读取位于系统记忆体中之资料传输命令,并将该资料传输命令传送到该光学储存元件。该处理器并未相关于对该中断讯息的服务,因而可空下来执行其他的工作,且提升了整体系统效能。
申请公布号 TWI239508 申请公布日期 2005.09.11
申请号 TW092132926 申请日期 2003.11.24
申请人 英特尔股份有限公司 发明人 约瑟夫 班尼特
分类号 G11B19/18 主分类号 G11B19/18
代理机构 代理人 林志刚 台北市中山区南京东路2段125号7楼
主权项 1.一种储存元件控制器装置,包含:一储存元件主控制器,用以将自一处理器接收的一封包命令经由一连接机构而传送到一光学储存元件,该储存元件主控制器随后自该光学储存元件接收一中断信号;以及一直接记忆体存取单元,用以回应该储存元件主控制器接收到该中断信号,而自一系统记忆体接收一资料传输命令,而该储存元件主控制器随后将该资料传输命令传送到该光学储存元件。2.如申请专利范围第1项之储存元件控制器装置,其中该连接机构是一序列连接机构。3.如申请专利范围第2项之储存元件控制器装置,包含一资料传输命令基址暂存器,用以储存一资料传输命令位址,且该位址指示系统记忆体中之一位置。4.如申请专利范围第3项之储存元件控制器装置,其中该资料传输命令包多达12位元组的命令资讯。5.如申请专利范围第4项之储存元件控制器装置,其中该连接机构是一序列ATA连接机构。6.一种储存系统,包含:一处理器;被耦合到该处理器之一记忆体控制器中枢;被耦合到该记忆体控制器中枢之一系统记忆体;一光学储存元件;以及被耦合到该记忆体控制器中枢之一系统逻辑元件,且该系统逻辑元件系经由一连接机构而被耦合到该光学储存元件,该系统逻辑元件包含:一储存元件主控制器,用以将自该处理器接收的一封包命令经由一连接机构而传送到该光学储存元件,该储存元件主控制器随后自该光学储存元件接收一中断信号;以及一直接记忆体存取单元,用以回应该储存元件主控制器接收到该中断信号,而自该系统记忆体接收一资料传输命令,而该储存元件主控制器随后将该资料传输命令传送到该光学储存元件。7.如申请专利范围第6项之储存系统,其中该连接机构是一序列连接机构。8.如申请专利范围第7项之储存系统,包含一资料传输命令基址暂存器,用以储存一资料传输命令位址,且该位址指示系统记忆体中之一位置。9.如申请专利范围第8项之储存系统,其中该资料传输命令包多达12位元组的命令资讯。10.如申请专利范围第9项之储存系统,其中该连接机构是一序列ATA连接机构。11.一种储存方法,包含下列步骤:将一资料传输命令储存在一系统记忆体;将一封包命令传送到一光学储存元件;在一储存元件主控制器中自该光学储存元件接收一中断信号;以及执行一直接记忆体存取交易,以便将该资料传输命令自该系统记忆体传送到该光学储存元件。12.如申请专利范围第11项之储存方法,其中执行一直接记忆体存取交易之该步骤包含下列步骤:自一资料传输命令基址暂存器的内容所指示的该系统记忆体中一位置撷取该资料传输命令。13.如申请专利范围第12项之方法,进一步包含下列步骤:一处理器以系统记忆体中之该资料传输命令的该位置来设定该资料传输命令暂存器。14.如申请专利范围第13项之方法,其中执行一直接记忆体存取交易之该步骤包含下列步骤:该储存元件主控制器管理该直接记忆体存取交易。15.如申请专利范围第14项之方法,其中将一封包命令传送到该光学储存元件之该步骤包含下列步骤:该处理器启动将该封包命令传送到该光学储存元件。图式简单说明:图1是一电脑系统的一方块图,该电脑系统包含一输入/输出控制器中枢,该输入/输出控制器中枢包含一直接记忆体存取(DMA)单元、以及被耦合到一光学储存元件的一主控制器。图2是用来改善ATAPI装置设定时间的一方法之一流程图。
地址 美国