发明名称 |
数字通讯系统用的码错检测电路 |
摘要 |
公开的一种检错电路是用有限差异分组码,以工作数字总和的变化为准,减小电路复杂性和功率损耗。在输入电路接收二进制信号产生两列脉冲,脉冲数做为接收到二进制信号差异参量,脉冲数之间有数差。编码规则允许两脉冲数间存在数差,比工作数字总和的数差是在较小范围内变化。若两脉冲之间差数超过一预定值,分析电路产生一个错码脉冲。电路有移位寄存器和逻辑门。输出错码后,电路恢复初始状态,避免出现程序错误。 |
申请公布号 |
CN85105321A |
申请公布日期 |
1987.01.14 |
申请号 |
CN85105321 |
申请日期 |
1985.07.11 |
申请人 |
劳伦茨标准电气股份公司 |
发明人 |
迪特尔·西格 |
分类号 |
H04L1/00 |
主分类号 |
H04L1/00 |
代理机构 |
中国国际贸易促进委员会专利代理部 |
代理人 |
刘晖 |
主权项 |
1、一种用于数字通讯系统中的码错检测电路,其中使用的是有限差异二进制分组码,其特征是:该电路包括一输入电路(6、7、8、9),该输入电路可以从接收到的二进制信号(C)产生第一列脉冲S1和第二列脉冲S2,脉冲列(S1)的脉冲,规定其检验位都处于接收到的二进制信号的偶数位置上,且该脉冲为正;另外脉冲列(S2)的脉冲,规定其检验位都处于奇数位置上,且脉冲为负;该电路包括一个分析电路(1、2、3),该分析电路输出一个码错脉冲,设两列脉冲的脉冲编码彼此不同,用n表示二者之差;该电路包括电路部分(4、5、2),在输出该错码脉冲之后,使分析电路复位到其初始状态。 |
地址 |
联邦德国7000斯图加特40黑尔马斯-黑尔斯大街42号 |