发明名称 | 数字通讯系统用的码错检测电路 | ||
摘要 | 公开的一种检错电路是用有限差异分组码,以工作数字总和的变化为准,减小电路复杂性和功率损耗。在输入电路接收二进制信号产生两列脉冲,脉冲数做为接收到二进制信号差异参量,脉冲数之间有数差。编码规则允许两脉冲数间存在数差,比工作数字总和的数差是在较小范围内变化。若两脉冲之间差数超过一预定值,分析电路产生一个错码脉冲。电路有移位寄存器和逻辑门。输出错码后,电路恢复初始状态,避免出现程序错误。 | ||
申请公布号 | CN85105321B | 申请公布日期 | 1988.01.13 |
申请号 | CN85105321 | 申请日期 | 1985.07.11 |
申请人 | 阿尔卡塔尔有限公司 | 发明人 | 迪特尔·西格 |
分类号 | H04L1/00 | 主分类号 | H04L1/00 |
代理机构 | 中国国际贸易促进委员会专利代理部 | 代理人 | 刘晖 |
主权项 | 1.一种用于数字通讯系统中的码错检测电路,其中使用的是有限差异二进制分组码,其特征是:该电路包括一输入电路10,该输入电路10可以从接收到的二进制信号产生第一列脉冲S1和第二列脉冲S2,规定脉冲列(S1)的脉冲检验位都处于接收到的二进制信号的偶数位置上,且该脉冲为正;规定另一脉冲列(S2)的脉冲检验位都处于奇数位置上,且该脉冲为负;该电路包括一个分析电路11,当上述两列脉冲的脉冲数彼此相差一个予定值时,该分析电路11输出一个错码脉冲;该电路包括复位电路部分12,当分析电路11输出码错脉冲之后,使分析电路11复位到其初始状态。 | ||
地址 | 荷兰阿姆斯特丹 |