发明名称 具有频率分割试验功能之积体电路
摘要
申请公布号 TW104627 申请公布日期 1988.10.21
申请号 TW076101230 申请日期 1987.03.06
申请人 精工舍股份有限公司 发明人 位下雄二
分类号 H03K23/00 主分类号 H03K23/00
代理机构 代理人 何金涂 台北巿大安区敦化南路二段七十七号八楼
主权项 1.一种具有分频测试功能之积体电路,包括:第一分频电路,用以分除标准频率信号;第二分频电路,用以分除来自第一分频电路所输出之输出信号;以及一端点,测试定时脉冲系被供至该端点,其可禁止来自上述第一分频电路之输出信号供至上述第二分频电路,而且供给测试定时脉冲至上述第二分频电路。2.一肿具有分频测试功能之积体电路,包括:一分频电路,用以分除标准频率信号;一重设定端,连接于上述分频电路之一重设定输入端;一重设定电路,藉由保持该重设定端为一特定电压位准将上述分频电路之至少一部份予以重设定;以及一控制电路,藉由从外部输入定时脉冲至上述重设定端将上述分频电路之特定値分频级予以重设定,且在特定分频级后将上述定时脉冲供至分频级。图示简单说明:第1图显示本发明一实施例之逻辑电路功能方块图;第2图与第3图为说明操作之时间图;其中2,3,4…分频级6,7…正反器 电路8,9,10…电闸电路11,…重设定端
地址 日本