发明名称 |
自动测试时钟选择设备 |
摘要 |
一种集成电路(IC100),有一个在正常工作状态和测试工作状态下都用以产生时钟信号(CLOCK)的线路。在正常工作状态期间,输入的时钟信号经一个时延校正器(135)而延迟。在测试工作状态下,输入的测试时钟信号(TEST CLOCK)经时钟信号源选择器(150)而将时延校正器旁路。状态选择器(140)根据输入的时钟信号自动控制时钟信号源选择器以确定IC的工作状态。 |
申请公布号 |
CN1095872A |
申请公布日期 |
1994.11.30 |
申请号 |
CN93119600.0 |
申请日期 |
1993.11.02 |
申请人 |
汤姆森消费电子有限公司 |
发明人 |
D·L·阿尔比恩;J·W·盖尤列克;C·D·邓肯 |
分类号 |
H03K17/00;H03K5/00;G01R15/00 |
主分类号 |
H03K17/00 |
代理机构 |
中国专利代理(香港)有限公司 |
代理人 |
叶恺东;肖掬昌 |
主权项 |
1、具正常工作状态和测试工作状态的集成电路中的一种设备,其特征在于:第一和第二输入端子(115,117),为接收在所述正常状态期间具有相应的第一和第二随时间而变化的幅值特性的相应第一和第二输入信号而连接,所述第一信号在所述正常工作状态期间与所述第二信号具有预定的关系,且所述第一输入信号的所述幅值特性在所述测试工作状态下变化着,促使所述预定关系发生变化;检测装置(140),用以检测所述预定关系的所述变化,并在不存在所述预定关系时用以产生表明所述集成电路处在测试状态的控制信号(SELECT);和信号施加装置(150),用以根据所述控制信号在所述正常状态期间通过第一信号通路(115经150的输入端A加到CLOCK)施加信号,并在所述测试状态期间通过第二信号通路(115经150的输入端B加到CLOCK)施加信号。 |
地址 |
美国印第安纳州 |