发明名称 Устройство для изменения частоты дискретизации в многоканальных цифровых приемниках
摘要 Устройство для изменения частоты дискретизации в многоканальных цифровых приемниках, содержащее блок вычисления коэффициентов полинома (БВКП); линию задержки; блок формирования временных отсчетов (БФВО); блок вычисления интерполирующего полинома (БВИП), отличающееся тем, что блок вычисления коэффициентов полинома (БВКП) содержит вычислители, каждый вычислитель содержит константный умножитель, устройства сдвига, входы которых объединены между собой, а выходы через регистры подключены на входы двух параллельных сумматоров, выходом каждого константного умножителя является выходной сумматор, входы которого соединены через регистры с выходами двух параллельных сумматоров, каждый вычислитель своими входами подключен к соответствующему отводу линии задержки, а выходом к соответствующему входу БВИП.
申请公布号 RU2015110325(A) 申请公布日期 2016.10.10
申请号 RU20150110325 申请日期 2015.03.23
申请人 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Воронежский государственный технический университет" 发明人 Спажакин Михаил Игоревич
分类号 H04L7/02 主分类号 H04L7/02
代理机构 代理人
主权项
地址