发明名称 | 改正和检测差错的信号处理器 | ||
摘要 | 在按照本发明的信号处理器中,如图1所示,对于每个预定块单元,在与高速缓冲存储器16中按顺序存储数据操作的同时,差错改正块152对已接受预定信号处理的数据完成差错改正。然后,解扰/差错检测块153对每个预定块单元的数据完成差错检测,该数据存储在缓冲存储器14中。基于差错检测和差错改正的结果,当数据中存在一些差错时,存储在缓冲存储器14中带差错的数据被读出,再次接受差错改正。当没有差错时,不再进行差错改正,存储在缓冲存储器14中的一块数据发射到主计算机13。 | ||
申请公布号 | CN1327593A | 申请公布日期 | 2001.12.19 |
申请号 | CN00802231.3 | 申请日期 | 2000.09.08 |
申请人 | 松下电器产业株式会社 | 发明人 | 青木透 |
分类号 | G11B20/18;H03M13/15 | 主分类号 | G11B20/18 |
代理机构 | 中国国际贸易促进委员会专利商标事务所 | 代理人 | 蒋世迅 |
主权项 | 1.一种信号处理器,使从记录媒体读出的数据接受预定的数字信号处理,对于每个预定的差错改正块,使已接受数字信号处理的数据接受差错改正,所述信号处理器包括:存储器装置,按顺序存储已接受预定数字信号处理的数据;差错改正装置,对于每个预定的差错改正块,使已接受预定数字信号处理的数据接受差错改正;解扰/差错检测装置,解扰已接受差错改正的数据,并检测解扰之后数据中的差错;和控制装置,当已接受差错检测的数据中没有差错时,传送无差错数据到显示单元。 | ||
地址 | 日本大阪府 |