发明名称 液晶驱动电路
摘要 [课题]本发明之目的在于提供一种液晶驱动电路,藉由适当的控制对液晶施加之电压,可正确的控制液晶之响应速度。[解决方法]本发明之液晶驱动电路具有影像资料处理装置,例如将现影像编码后,将编码影像解码,令编码影像延迟一个图框期间,将延迟后之编码影像解码,使用2个解码影像,产生补偿现影像之灰阶值之补偿资料。编码处理步骤因减少影像资料量,减少将影像延迟所需之图框记忆体之容量。补偿资料最好在约一个图框期间内令液晶达到和现影像之灰阶值对应之透射率值。本发明之液晶驱动电路照这样可正确的控制液晶之响应速度。
申请公布号 TWI235980 申请公布日期 2005.07.11
申请号 TW091119513 申请日期 2002.08.28
申请人 三菱电机股份有限公司 发明人 染谷润;山川正树
分类号 G09G3/18 主分类号 G09G3/18
代理机构 代理人 洪武雄 台北市中正区博爱路80号6楼;陈昭诚 台北市中正区博爱路80号6楼
主权项 1.一种液晶驱动电路,系由一连串之图框构成之输入影像之灰阶値产生决定为了在液晶显示输入影像而施加之电压之影像资料者,其特征在于包括:编码装置(4),将现影像对应于输入影像之图框而予以编码后,输出和该现影像对应之编码之影像;解码装置(6),将该编码影像解码后,输出和现影像对应之第一解码影像;延迟装置(5),令该编码影像延迟相当于一个图框之期间;解码装置(7),将延迟后之该编码影像解码后,输出第二解码影像;补偿资料产生装置(8),依照第一解码影像及第二解码影像产生补偿现影像之灰阶値之补偿资料;以及补偿装置(9),依照现影像及补偿资料产生该影像资料。2.如申请专利范围第1项之液晶驱动电路,其中,该补偿资料系在约一个图框期间内令液晶达到和现影像之灰阶値对应之透射率値者。3.如申请专利范围第1项之液晶驱动电路,其中,产生该补偿资料之补偿资料产生装置(8)包括减少第一解码影像及第二解码影像之中之至少一个之灰阶値之量子化位元数之资料转换装置(12、14)。4.如申请专利范围第3项之液晶驱动电路,其中,产生该补偿资料之补偿资料产生装置(8)包括:补偿资料产生装置(18、21、23),使用减少了量子化位元数之解码影像产生第一内部补偿资料及第二内部补偿资料;及补偿资料插値装置(19、22、24),自第一内部补偿资料及第二内部补偿资料利用插値计算补偿资料。5.如申请专利范围第1项之液晶驱动电路,其中,产生补偿资料之装置(28)包括:误差判位装置(29),检测第一解码影像和现影像之误差;及限制装置(30),依照所检测之误差限制补偿资料之値。6.如申请专利范围第1项之液晶驱动电路,其中,产生补偿资料之装置(28)包括:误差判位装置(31),检测第一解码影像和现影像之误差;及资料补偿装置(32),将所检测之误差和第一解码影像及第二解码影像相加。7.如申请专利范围第1项之液晶驱动电路,其中,包括:频带限制装置(41),减少现影像所含之既定之频率成分;及编码装置(4),藉着将频带限制装置之输出编码而将现影像编码。8.如申请专利范围第1项之液晶驱动电路,其中,包括:杂讯除去装置(43),减少现影像所含之杂讯成分;及编码装置(4),藉着将杂讯除去装置之输出编码而将现影像编码。9.如申请专利范围第1项之液晶驱动电路,其中,包括:彩色空间转换装置(45),将现影像之亮度信号及彩色信号转换;及编码装置(4),藉着将亮度信号及彩色信号编码而将现影像编码。10.一种液晶驱动电路,系由一连串之图框构成之输入影像之灰阶値产生决定为了在液晶显示输入影像而施加之电压之影像资料者,其特征在于包括:编码装置(4),将现影像对应于输入影像之图框而予以编码后,输和现影像对应之第一编码影像;延迟装置(5),藉着令该第一编码影像延迟相当于一个图框之期间输出第二编码影像;解码装置(7),将第二编码影像解码,输出和输入影像之前图框对应之解码影像;补偿资料产生装置(35),依照现影像及解码影像产生补偿现影像之灰阶値之补偿资料;以及补偿装置(9),依照现影像及补偿资料产生该影像资料。11.如申请专利范围第10项之液晶驱动电路,其中,该补偿资料系在约一个图框期间内令液晶达到和现影像之灰阶値对应之透射率値者。12.如申请专利范围第10项之液晶驱动电路,其中,产生该补偿资料之装置(37)包括在第一编码影像及第二编码影像相同之情况将补偿资料之値设为零之装置(38、39)。13.如申请专利范围第10项之液晶驱动电路,其中,还包括解码装置(6),将第一编码影像解码后,输出和现影像对应之解码影像;产生补偿资料之装置(28)包括:误差判定装置(31),检测现影像和与现影像对应之解码影像之误差;及资料补偿装置(32),将在和前图框对应之解码影像所检测之误差和输入影像相加。14.一种液晶显示装置,系具备申请专利范围第1至13项中任一项之液晶驱动电路为特征者。15.一种影像处理电路,系将表示构成影像之各像素之灰阶値之影像资料依据各像素之灰阶値之变化而予以补偿之影像处理电路,其特征为具备:将现图框之影像资料予以编码而输出对应于该现图框之影像之影像资料之编码装置;将由前述编码装置输出之前述编码影像资料予以解码而输出对应于前述现图框之第一解码影像资料之解码装置;将由前述编码装置输出之前述编码影像资料延迟相当于一个图框之期间之延迟装置;将由前述延迟装置输出之前述编码影像资料予以解码而输出对应于前述现影像之前一个图框之第二解码影像资料之解码装置;以及依据前述第一解码影像资料,以及前述第二解码影像资料,而补偿前述现图框之影像之灰阶値之补偿装置者。图式简单说明:第1图系表示实施例1之液晶驱动电路之动作之流程图。第2图系表示实施例1之液晶驱动电路之构造图。第3图系表示实施例1之补偿资料产生器之构造图。第4图系表示实施例1之补偿资料产生装置之构造之模式图。第5图系表示液晶之响应速度例之图。第6图系表示液晶之响应速度例之图。第7图系表示补偿资料例之图。第8图系表示液晶之响应速度例之图。第9图系表示补偿资料例之图。第10图(a)至第10图(c)系用以说明实施例1之液晶驱动电路之动作之说明图。第11图(a)至第11图(h)系用以说明编码解码之误差对现影像资料之影响之说明图。第12图系表示实施例2之液晶驱动电路之动作之流程图。第13图系表示实施例2之补偿资料产生器之第一构造之图。第14图系在模式上表示第13图所示之查表之构造图。第15图系在模式上表示第13图所示之查表之构造图。第16图系表示实施例2之补偿资料产生器之第二构造之图。第17图系在模式上表示第16图所示之查表之构造图。第18图系在模式上表示第16图所示之查表之构造图。第19图系表示实施例2之补偿资料产生器之第三构造之图。第20图系在模式上表示第19图所示之查表之构造图。第21图系在模式上表示第19图所示之查表之构造图。第22图系表示实施例3之液晶驱动电路之动作之流程图。第23图系表示实施例3之补偿资料产生器之第一构造之图。第24图系在模式上表示第23图所示之查表之构造图。第25图系用以说明补偿资料之计算方法之说明图。第26图系表示实施例3之补偿资料产生器之第二构造之图。第27图系在模式上表示第26图所示之查表之构造图。第28图系用以说明补偿资料之计算方法之说明图。第29图系表示实施例3之补偿资料产生器之第三构造之图。第30图系在模式上表示第29图所示之查表之构造图。第31图系用以说明补偿资料之计算方法之说明图。第32图系表示实施例4之液晶驱动电路之动作之流程图。第33图系表示实施例4之液晶驱动电路之构造图。第34图系表示实施例5之液晶驱动电路之动作之流程图。第35图系表示实施例5之液晶驱动电路之构造图。第36图系表示实施例5之补偿资料产生器之第一构造之图。第37图系表示第36图所示补偿资料产生器之别的构造图。第38图系表示第36图所示补偿资料产生器之别的构造图。第39图系表示第36图所示补偿资料产生器之别的构造图。第40图系表示实施例5之补偿资料产生器之第二构造之图。第41图系表示第40图所示补偿资料产生器之别的构造图。第42图系表示第40图所示补偿资料产生器之别的构造图。第43图系表示第40图所示补偿资料产生器之别的构造图。第44图系表示第40图所示补偿资料产生器之别的构造图。第45图系表示实施例5之补偿资料产生器之第三构造之图。第46图系表示第45图所示补偿资料产生器之别的构造图。第47图系表示第45图所示补偿资料产生器之别的构造图。第48图系表示第45图所示补偿资料产生器之别的构造图。第49图系表示实施例6之液晶驱动电路之构造图。第50图系表示实施例7之液晶驱动电路之动作之流程图。第51图系表示实施例7之液晶驱动电路之构造图。第52图系表示实施例7之补偿资料产生器之第一构造之图。第53图系表示第52图所示补偿资料产生器之别的构造图。第54图系表示第52图所示补偿资料产生器之别的构造图。第55图系表示第52图所示补偿资料产生器之别的构造图。第56图系表示实施例7之补偿资料产生器之第二构造之图。第57图系表示实施例7之补偿资料产生器之第三构造之图。第58图系表示实施例7之补偿资料产生器之第四构造之图。第59图系表示实施例8之液晶驱动电路之动作之流程图。第60图系表示实施例8之液晶驱动电路之构造图。第61图系表示实施例9之液晶驱动电路之动作之流程图。第62图系表示实施例9之液晶驱动电路之构造图。第63图系表示实施例10之液晶驱动电路之动作之流程图。第64图系表示实施例10之液晶驱动电路之构造图。第65图系表示实施例10之液晶驱动电路之别的构造图。第66图系表示实施例11之液晶驱动电路之第一构造之图。第67图(a)至第67图(c)系用以说明实施例11之液晶驱动电路之动作之说明图。第68图系表示实施例11之液晶驱动电路之第二构造之图。第69图系表示实施例11之液晶驱动电路之第三构造之图。第70图系表示实施例11之液晶驱动电路之第四构造之图。第71图系表示实施例11之液晶驱动电路之第五构造之图。第72图系表示以往液晶驱动电路之构造图。第73图系用以说明影像记忆体之间拔处理之说明图。第74图(a)至第74图(d)系用以说明间拔处理之问题点之说明图。
地址 日本