发明名称 驱动器电路
摘要 在一驱动器电路中,高、低阻抗之驱动装置(分别为26、28)并联操作以达成一所需之输出转移,一适应控制装置32对应于输出讯号(VO)之一临限值,且于输出转移期间切断低阻抗之驱动装置。驱动器低值之初期输出阻抗使一线电容量CL迅速充电,而趋近输出转移末期时,驱动器电路之较高输出阻抗会更加符合一负载电路之输入阻抗 ZL,此较高之输出阻抗可衰减振铃,且藉以减低知有关高速驱动器电路所生之感应供给线杂音。
申请公布号 TW190975 申请公布日期 1992.09.11
申请号 TW080211234 申请日期 1991.09.10
申请人 飞利浦电泡厂 发明人 艾德华.艾林.伯顿;贝尼.丁–杭.马;汤马斯.代尔.法利却尔
分类号 H03F3/20 主分类号 H03F3/20
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1.一种驱动器电路,用以因应于一输入讯号中一相对应之输入转移而产生一所需之输出转移于一输出讯号中,其特征在于该电路包含适应控制装置,用以于输出转移进行时,适应地因应该输出讯号而改变驱动器之一输出阻抗。2.根据申请专利范围第1顶之驱动器电路,其中适应控制装置系用以于输出转移进行时,增加该输出阻抗。3.根据申请专利范围第2项之驱动器电路,其中该电路包含因应于输入讯号之第一与第二驱动装置,且其中适应控制装置包含用以因应于在输出转移转移中跨过一临限値之输出讯号而制动第二驱动装置之装置。4.根据申请专利范围第8项之驱动器电路,其中第一、第二驱动装置分别包含高、低输出阻抗驱动装置。5.根据申请专利范围第3项之驱动器电路,其中适应控制装置包含:一输送闸,用以将输入讯号耦合至第二驱动装置;及适应延迟装置,用以因应于跨过临限値之输出讯号而将输入讯号耦合至输迸闸之一闸控输入。6.根据申请专利范围第5项之驱动器电路,其中第一驱动装置亦构成适应延迟装置。7.根据申讲专利范围第3项之驱动器电路,其中:第二驱动装置包含一具有其主电流路径之电晶体,该主电流路径系连接于一电源供应端子与驱动器输出端子之间,其输出端子载有输出讯号;及箝位装置系基至排列,因应于跨过该临限値之输出讯号以主动地关闭电晶体。8.根据申请专利范围第3项之驱动器电路,其中第一与第8驱动装置中至少之一者包含分怖驱动装置,驱动装置之至少一部分系藉该分布驱动装置以些许延迟而启动,以减低于输出转移期间于电路中流动之电流变化率。9.根据申请专利范围第1项之驱动器电路,进一步包含互补驱动装置,该装置以相反于第一次所提及输出转移之方向,用以引起输出讯号之一互补输出转移。10.根据申请专利范围第9项之驱动器电路,其构成系使用互补绝缘闸电晶体于一CMOS电路结构中。11.根据申请专利范围第3项之驱动器电路,其中第二驱动装置包含一绝缘闸场效电晶体。12.根据申请专利范围第4项之驱动器电路,其中第一、第
地址 荷兰