主权项 |
1.一种可扩充中继器控制器之扩充介面,用以连结另一该中继器控制器,该扩充介面包括:一扩充埠电路,用以传送及接收该等中继器控制器间之资料信号;一输出信号端,由该扩充埠电路所提供,于该扩充埠电路传送该资料信号时保持一第一信号状态;一输入信号端,由该扩充埠电路所提供,用以接收来自该另一中继器控制器之该第一信号;以及一双向资料信号端,由该扩充埠电路所提供,于该输出信号端和该输入信号端其中之一保持于该第一信号之状态时,开启以供该资料信号流通;而于该输出信号端和该输入信号端处于相同状态时,停止资料之流通。2.如申请专利范围第1项所述之扩充介面,其中,该第一信号为一高逻辑准位信号。3.如申请专利范围第1项所述之扩充介面,其中,该扩充埠电路系接受一时脉信号控制,以与该等中继器控制器同步收发该第一信号与该资料信号。4.如申请专利范围第1项至第3项任一项所述之扩充介面,其中,该输入信号端与该输出信号端同为该第一信号状态时,该扩充埠电路乃强迫该等中继器控制器执行一jam序列信号之播送(broadcast)动作。5.如申请专利范围第4项所述之扩充介面,其中,该扩充埠电路更包括:一同步时脉电路,用以处理该时脉信号之同步控制;一碰撞处理电路,耦合该同步时脉电路,用以依照该时脉信号处理该输入信号端及该输出信号端同为该第一信号之状态;以及一信号产生电路,耦合该同步时脉电路与该碰撞处理电路,用以依照该时脉信号产生及接收该输入信号端、该输出信号端及该双向资料信号端之各类信号。6.如申请专利范围第5项所述之扩充介面,其中,该扩充介面与该另一中继器控制器之扩充介面间,系藉由该输出信号端与该输入信号端交叉耦合,以及该双向资料信号端互相连接而得以扩充。7.一种可扩充中继器控制器之扩充介面,用以连结复数该中继器控制器;该扩充介面包括:一扩充埠电路,用以传送及接收该等中继器控制器间之资料信号;一输出信号端,由该扩充埠电路所提供,于该扩充埠电路传送该资料信号时保持一第一信号状态;一输入信号端,由该扩充埠电路所提供,用以接收来自该等中继器控制器之该第一信号;一双向资料信号端,由该扩充埠电路所提供,于该输出信号端和该输入信号端其中之一保持于该第一信号状态时,开启以供该资料信号流通;以及一仲裁电路,耦合该输出信号端和该输入信号端,以对该等中继器控制器间之资料传送状况加以仲裁。8.如申请专利范围第7项所述之扩充介面,其中,该仲裁电路为电晶体—电晶体逻辑(TTL)电路。9.如申请专利范围第7项所述之扩充介面,其中,该第一信号为一高逻辑准位信号。10.如申请专利范围第7项所述之扩充介面,其中,该扩充埠电路系接受一时脉信号控制,以与该等中继器控制器同步收发该第一信号与该资料信号。11.如申请专利范围第7项至第10项任一项所述之扩充介面,其中,该输入信号端与该输出信号端同为该第一信号状态时,该扩充埠电路乃强迫该等中继器控制器执行一jam序列之播送动作。12.如申请专利范围第11项所述之扩充介面,其中,该扩充埠电路更包括:一同步时脉电路,用以处理该时脉信号之同步控制;一碰撞处理电路,耦合该同步时脉电路,用以依照该时脉信号处理该输入信号端及该输出信号端同为该第一信号之状态;以及一信号产生电路,耦合该同步时脉电路与该碰撞处理电路,用以依照该时脉信号产生及接收该输入信号端,该输出信号端及该双向资料信号端之各类信号。13.如申请专利范围第12项所述之扩充介面,其中,该扩充介面系以该输出信号端与该输入信号端耦合该仲裁电路,并以该双向资料信号端与其他中继器控制器之扩充埠电路之双向资料信号端互相耦合而得以扩充。图示简单说明:第1图为依照本发明一中继器控制器之系统方块图。第2图为示意图,绘示依照本发明二个中继器控制器之扩充埠电路连结状态。第3图为示意图,绘示依照本发明三个中继器控制器之扩充埠电路连结状态。第4图为依照本发明一较佳实施例之扩充埠电路图。第5图为电路图,绘示依照第4图之同步时脉电路部份。第6图为电路图,绘示依照第4图之碰撞处理电路部份。 |