发明名称 双自法频率预测恢复收端支路时钟的方法及装置
摘要 本发明属于电通信领域,主要应用于数字通信的多路复用技术。本发明提供了一种恢复复接系统收端支路时钟的数字化方法及装置,其技术特征是通过统计有塞入的帧数而得到塞入率,根据塞入率,处理时钟,便可得到复拉系统的收端支路时钟。本发明具有便于集成,捕捉范围宽,无抖动积累的特点在数字微波通信、卫星通信、光纤通信等领域可以有广泛的应用。$#!
申请公布号 CN1061193C 申请公布日期 2001.01.24
申请号 CN96109748.5 申请日期 1996.09.13
申请人 清华大学 发明人 曾烈光;王瀚晟
分类号 H04J3/06 主分类号 H04J3/06
代理机构 清华大学专利事务所 代理人 廖元秋;胡兰芝
主权项 1、一种双自法频率预测恢复收端支路时钟的方法,其特征在于,该方法包括以下各步骤:(1)统计塞入率的估计值<img file="9610974800021.GIF" wi="25" he="41" />,即在m帧中统计有塞入的帧数n,根据m和n得到塞入率的估计值<img file="9610974800022.GIF" wi="119" he="75" />(2)根据塞入率的估计值<img file="9610974800023.GIF" wi="26" he="40" />自适应地预测支路时钟<img file="9610974800024.GIF" wi="27" he="51" />,预测过程是:处理一高速时钟f<sub>M</sub>,f<sub>M</sub>来源于合路时f<sub>h</sub>,且<img file="9610974800025.GIF" wi="236" he="86" />,其中I为一帧合路信号中固定的信息比特数,S为一帧合路信号中的总塞入位置比特数,N为一帧合路信号中的总比特数,L为合路信号中的支路数,ρ为塞入率,k为任一整数,根据<img file="9610974800026.GIF" wi="26" he="47" />决定扣除高速时钟脉冲的数量,即在m帧的时间间隔内均匀地扣除kn个高速时钟脉冲,当塞入率的估计值<img file="9610974800027.GIF" wi="25" he="40" />大时,扣除的高速时钟脉冲数量多,当塞入率的估计值<img file="9610974800028.GIF" wi="25" he="40" />小时,扣除的高速时钟脉冲数量少,扣除后的高速时钟经k分频,得到预测的支路时钟<img file="9610974800029.GIF" wi="46" he="51" />(3)对预测支路时钟<img file="96109748000210.GIF" wi="27" he="51" />进行微调,即当预测支路时钟<img file="96109748000211.GIF" wi="27" he="51" />与直接从合路时钟f<sub>h</sub>得到的含有抖动的支路时钟的相位相差过大或过小时,使预测支路时钟<img file="96109748000212.GIF" wi="28" he="51" />的相位超前或滞后一个调整量,经过微调后,预测支路时钟<img file="96109748000213.GIF" wi="27" he="51" />频率的长期平均值与支路时钟f<sub>l</sub>频率相同,收端支路时钟f<sub>l</sub>便被恢复出来。
地址 100084北京市海淀区清华园