发明名称 | 宽输出频率范围的VCO电路及带该VCO电路的PLL电路 | ||
摘要 | 本发明的压控振荡电路(10)包括,按控制电压(Vcn)输出驱动电压(Vos)的驱动电压生成电路(11),和接受驱动电压(Vos)进行操作的环型振荡电路(20)。驱动电压生成部(11),利用由接受电源电压(Vdd)操作的运算放大器(12)所形成的反馈电路生成驱动电压(Vos)。因此,可抑制叠加在电源电压(Vdd)的高频分量,即噪声的影响,从而稳定地生成相位变动小的输出时钟(CLKO)。 | ||
申请公布号 | CN1346178A | 申请公布日期 | 2002.04.24 |
申请号 | CN01133949.7 | 申请日期 | 2001.08.17 |
申请人 | 三菱电机株式会社 | 发明人 | 伊藤良明;太田贺之 |
分类号 | H03L7/099;H03B5/12 | 主分类号 | H03L7/099 |
代理机构 | 中国专利代理(香港)有限公司 | 代理人 | 王勇;叶恺东 |
主权项 | 1.一种压控振荡电路,用于接受电源电压(Vdd)并进行操作,其包括:电压生成电路(11,51,53),用于根据外部输入的控制电压(Vcn),设定偏压(Vos)电压级,所述电压生成电路包括接受所述电源电压并进行操作的单级结构运算放大器(12),所述运算放大器具有,与所述控制电压和基准电压(Vss)的每一方分别电耦合的第1和第2输入端子(13a,13b),和输出所述偏压的输出端子(13c),以及所述电压生成电路还包括在所述输出端子与所述第1和第2输入端子的一方之间耦合的反馈电路(14,17);和环型振荡电路(20),用于生成具有相应于所述偏压的频率的时钟(CLKO),所述环型振荡电路具有各个都是接受所述偏压并进行操作的、环状耦合的奇数个反相器(21)。 | ||
地址 | 日本东京都 |