发明名称 多单元之数位延迟产生器装置而其单元具有电晶体堆叠及选择性堆叠电晶体旁通
摘要 一种数位延迟产生器装置系以一串列配置的单元为基础,其中每个单元有第一输入来接收单一相位的时脉信号,第二输入来接收一可延迟信号以另外的给予一单元延迟,以及一输出做为同样的-延迟信号。每个单元包含一串列堆叠的电晶体,而不同的单元更包含额外电晶体装置来接收旁通的控制信号。这样的额外电晶体装置系配置在旁通控制信号的控制下,其有效地旁通一或多个单元,藉之引起量化的整体延迟缩短。特定地,这样的不同单元在该串连中形成相邻对,而此电晶体装置有效地形成在时脉-信号-控制的电晶体上的个别电晶体旁通,其个别堆叠的彼此相对面上的结合堆叠中。
申请公布号 TW563297 申请公布日期 2003.11.21
申请号 TW088122112 申请日期 1999.12.16
申请人 皇家飞利浦电子股份有限公司 发明人 王振华
分类号 H03H17/00 主分类号 H03H17/00
代理机构 代理人 陈长文 台北市松山区敦化北路二○一号七楼
主权项 1.一种数位延迟产生器装置,以单元串连配置为基础的,其中每个单元有一第一输入用来接收单一相位的时脉信号,一第二输入用来接收一可延迟信号又施予一单元延迟,以及一输出做为同样的-延迟信号,每个单元包含串列堆叠的电晶体,而其中不同的单元更包含额外电晶体装置来接收旁通的控制信号,该额外电晶体装置系配置在旁通控制信号的控制下,其有效地旁通一或多个单元藉之引起量化的整体延迟缩短,其特征为该等不同单元在该串连中形成相邻对,而此电晶体装置有效地形成在时脉-信号-控制的电晶体上的个别电晶体旁通,其个别堆叠的彼此相对面上的结合堆叠中。2.如申请专利范围第1项的装置,其中该串连配置形成一回路,这样而形成环形计数器。3.如申请专利范围第1项的装置,其中该一对的电晶体旁通系由相关控制信号的相互反相値加以控制。4.如申请专利范围第1项的装置,其中该一对的电晶体旁通每一个只由如其各别相同导通形态的单一电晶体形成。5.如申请专利范围第1项的装置,其中该对的每个单元包含只有五个电晶体且只有六个节点。6.如申请专利范围第1项的装置,且做成互补式MOS。7.一种广泛的RF接收器电路模组,其包含一RF前端模组,该RF前端模组包含一数位延迟产生器装置,以单元串连配置为基础的,其中每个单元有一第一输入用来接收单一相位的时脉信号,一第二输入用来接收一可延迟信号又施予一单元延迟,以及一输出做为同样的-延迟信号,每个单元包含串列堆叠的电晶体,而其中不同的单元更包含额外电晶体装置来接收旁通的控制信号,该额外电晶体装置系配置在旁通控制信号的控制下,其有效地旁通一或多个单元藉之引起量化的整体延迟缩短,其进一步提供一顺序包含一RF后端模组及一基频模组,其特征为该等不同单元在该串连中形成相邻对,而此电晶体装置有效地形成在时脉-信号-控制的电晶体上的个别电晶体旁通,其个别堆叠的彼此相对面上的结合堆叠中。8.一种可携式电信装置,其包含一广泛的RF接收器电路模组,其包含一RF前端模组,该RF该端模组包含一数位延迟产生器装置,以单元串连配置为基础的,其中每个单元有一第一输入用来接收单一相位的时脉信号,一第二输入用来接收一可延迟信号又施予一单元延迟,以及一输出做为同样的-延迟信号,每个单元包含串列堆叠的电晶体,而其中不同的单元更包含额外电晶体装置来接收旁通的控制信号,该额外电晶体装置系配置在旁通控制信号的控制下,其有效地旁通一或多个单元藉之引起量化的整体延迟缩短,并互相连接到信号处理装置,其进一步包含同时互相连接的人类界面装置及信号发射器装置,其特征为该等不同单元在该串连中形成相邻对,而此电晶体装置有效地形成在时脉-信号-控制的电晶体上的个别电晶体旁通,其个别堆叠的彼此相对面上的结合堆叠中。图式简单说明:图1,有混波器及VCO在其前端部份的单-晶片收发器观念;图2,一个4/5预先量的方块图;图3A-3C,用在此装置较早版本中的三个单元,图4A-4F,用在此装置新版本中的三个单元,以及其真値表;图5,两个预先量度版本的模拟结果摘要;图6A-6D是在250MHz上两个版本的模拟结果;图7A-7D是在300MHz上两个版本的模拟结果。
地址 荷兰