摘要 |
〔课题〕提供在记忆体单元之选择中可不产生无用之电力消费的记忆装置,更进而提供可达成动作之高速化、小型化、及低成本化之记忆装置。〔解决手段〕于从记忆体单元来读出资讯之时,藉由读出用字元线,来执行一个局部区块内之只有一个记忆体单元之活性化。具体而言,将AND电路以对应所有记忆体单元而设置。所以,将可选择局部区块之一个的区块选择信号、及可选择以共通在局部区块间之局部区块内之记忆体单元之一个的区块内记忆体单元选择信号来做为AND电路之输入。AND电路之输出系给与读出用字元线。未做指定之其他记忆体单元之活性化系不执行,因为来自其等记忆体单元而电流不流动于局部读出用位元线所以不产生无用之电力消费。 |