发明名称 具有犁耙式接收器之使用者装置
摘要 本创作揭示一使用者装置,具有一用于一分频双工(FDD)通信系统之犁耙式架构,其亦可用于TDD与TD-SCDMA类型通信系统中,其设计目的为显着减少所需记忆体容量,从而亦减小一专用积体电路(ASIC)之晶粒上的整合该记忆体之一区域。一单一电路缓冲器,其较佳者系共享记忆体类型,由一犁耙式接收器之所有犁耙式指部共享,以显着减少用于将一UE接收来自于一基地台之多路径信号在时间上对准所需之硬体与软体。该独特时间对准技术亦可减少用于追踪复数(典型的为三)个基地台所需之代码产生器之数目。一多工器将该等代码产生器选择性耦合至该等犁耙式指部。
申请公布号 TW587896 申请公布日期 2004.05.11
申请号 TW091221328 申请日期 2002.12.27
申请人 数位际技术公司 发明人 威廉C 汉凯特
分类号 H04Q7/20 主分类号 H04Q7/20
代理机构 代理人 蔡清福 台北市中正区忠孝东路一段一七六号九楼
主权项 1.一种具有一犁耙式接收器之使用者装置(UE),其用于将来自于复数个基地台之多路径信号时间对准,该使用者装置包含:复数个犁耙式指部,各犁耙式指部均具有一代码追踪器;复数个代码产生器,其各产生与一给定基地台相关联之代码,该等代码各不相同;一共享记忆体,用于将时间对准之多路径信号选择性提供至各犁耙式指部之该等代码追踪器;一记忆体写入指标,用于将多路径信号写入至该共享记忆体之一给定位置处;一记忆体读取指标,用于从记忆体中相对于该给定位置偏移之该共享记忆体之一记忆体位置读出多路径信号;该等代码产生器各提供一不同基地台之一基地台码;一电路,用于将该等代码产生器之一选择性耦合至该等犁耙式指部之该等代码追踪器;及该等代码追踪器各接收该读取指标从该共享记忆体读出之输出之一。2.如申请专利范围第1项之使用者装置(UE),其中该等代码追踪器各将一精细偏移耦合至该记忆体读取指标,以调整该记忆体写入指标与记忆体读取指标之间的一偏移,从而提供一时间对准之输出。3.如申请专利范围第1项之使用者装置(UE),其中该选择耦合电路包含一多工器,用于将该等代码产生器之一选择性耦合至各犁耙式指部之该等代码追踪器。4.如申请专利范围第1项之使用者装置(UE),其中该共享记忆体系一具有复数个记忆体位置之环形记忆体缓冲器。5.如申请专利范围第3项之使用者装置(UE),其中该记忆体读取指标控制其相对于该记忆体写入指标之偏移以回应从该代码追踪器得到之资料片偏移与一精细偏移。6.如申请专利范围第5项之使用者装置(UE),其中各资料片偏移系与该等犁耙式指部之一相关联。7.如申请专利范围第1项之使用者装置(UE),其进一步包含一电路,用于改变该记忆体读取指标以对耦合至各犁耙式指部之代码追踪器的代码产生器作出回应。8.如申请专利范围第1项之使用者装置(UE),其中提供三个不同代码产生器以追踪三个不同基地台。9.如申请专利范围第8项之使用者装置(UE),其中该三个不同代码产生器系藉由一多工器选择性耦合至各犁耙式指部之一代码追踪器。10.如申请专利范围第1项之使用者装置(UE),其中从各基地台传送至该犁耙式接收器之资料片码系以一预定资料片率操作,该读取与写入指标系以二倍于该预定资料片率操作。11.如申请专利范围第1项之使用者装置(UE),其进一步包含构件,用于将该写入指标递增至连续的记忆体位置,以回应该等资料片偏移与精细偏移。12.如申请专利范围第11项之使用者装置(UE),其中当该写入指标已递增至该记忆体构件中一终了位置时,该递增构件递增该写入指标至该记忆体构件中一起始位置。图式简单说明:图1显示一典型10毫秒SCH无线电讯框。图2为一典型多路径图。图3为使用于一犁耙式接收器之各犁耙式指部之一传统代码追踪器的简明方块图。图4为一显示一传统代码追踪器使用于一犁耙式接收器之各犁耙式指部之简明方块图。图5为一简明方块图,其显示用于将一多路径信号时间对准以用在犁耙式接收器之犁耙式指部之装置,并具体化本创作之原则。
地址 美国