摘要 |
本発明の実施例はデータ処理装置及び航空機を提供する。装置は、検出器、プロセッサ、及びクロック変換器を含み、検出器のデータ信号出力ピンとプロセッサのデータ信号入力ピンとは、互いに接続されており、検出器は、少なくとも2つのクロック出力ピンを含み、検出器の各クロック出力ピンがクロック変換器の1つの入力ピンと互いに接続されており、クロック変換器の出力ピンは、プロセッサのクロック入力ピンと互いに接続されており、クロック変換器は、各入力ピンから入力されたクロック信号をシングルエンドクロック信号に変換し、かつシングルエンドクロック信号を出力ピンを介してプロセッサに出力することに用いられる。本発明は、モノリシックFPGAにより構成されたプロセッサのサイズ、重量、及びコストを増加させず、検出器のアクセスの量を増加させるとともに、低コストで航空機の機能を拡張することができる。 |