摘要 |
본 발명의 일 실시예는 기판과, 기판 상에 위치하며, 활성층, 게이트전극, 소스전극 및 드레인전극을 포함하는 구동 박막트랜지스터와, 구동 박막트랜지스터의 게이트전극과 연결된 제1전극, 제1전극과 다른 층에 배치되며 제1전극과 적어도 일부가 중첩되는 제2전극을 포함하는 제1커패시터와, 제1커패시터의 제2전극과 동일층에 배치되는 제1도전층과, 제1도전층과 다른 층에 배치되는 제2도전층, 및 제1도전층 및 상기 제2도전층과 다른 층에 배치되고, 제1도전층 및 제2도전층과 접촉하며 제1도전층과 제2도전층을 전기적으로 연결하는 브릿지전극;을 포함하는, 박막트랜지스터 어레이 기판을 개시한다. |