发明名称 电脑系统与系统扩充单元
摘要 [目的]使布线 "或" 信号线能以在无互连之情况下连接于汇流排之链接单元,以连接电脑系统之汇流排与扩充装置之汇流排或经由于其中信号模式有所不同于诸汇流排者之信号传输路径之另一电脑系统之汇流排。[组合]作用于另一汇流排之布线 "或" 信号线51位准之阴影暂存器46经提供于各系统。各系统中布线 "或" 信号线之位准经通信路径发送至另一系统之阴影暂存器。当系统之阴影暂存器系于预定位准时,则该系统乃发送该布线 "或" 信号至另一系统。藉以此方式避免于两系统间位准传输回应之重覆,互连乃得排除。两系统进而以阴影-阴影暂存器47提供以构成另一系统阴影暂存器之镜像。基于各系统中阴影-阴影暂存器之位准与该系统布线 "或" 之位准间之非一致性,预定之位准乃发送至另一系统之阴影暂存器。
申请公布号 TW216454 申请公布日期 1993.11.21
申请号 TW081109703 申请日期 1992.12.03
申请人 万国商业机器公司 发明人 曾根 尚;关家一雄
分类号 G06F12/00;G06F13/38 主分类号 G06F12/00
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1﹒一种电脑系统包含第一系统、第二系统、以及 信号傅输路径以连接该第一 系统之滙流排与该第二系统之滙流排以及传输有 所不同于该诸滙流排模式 之诸信号,包含:侦测该第一系统滙流排之布线"或" 信号线上之位准之第 一侦测装置;侦测该第二系统滙流排之布线"或"信 号线上之位准之第二侦 测装置;响应于由该第一侦测装置之侦测以传输所 定信号经由该信号传输 路径至该第二系统之第一傅输装置;响应于由该第 二侦测装置之侦测以傅 输预定信号经中该信号傅输路径至该第一系统之 第二传输装置;响应于该 第一系统所发送之该预定信号以恢复该第二系统 滙流排之布线"或"信号线 位准、以及输出该恢复位准于该第一系统滙流排 之布线"或"信号线上之第 一信号恢复装置;响应于该第二系统所发送之该预 定信号以恢复该第一系 统滙流排之布线"或"信号线位准、以及输出该恢 复位准于该第二系统滙流 排之布线"或"信号线上之第二信号恢复装置;当自 该第一信号恢复装置之 输出系根据预定位准时以阻塞该第一传输装置之 操作之第一阻塞装置;以 及当自该第二信号恢复装置之输出系根据预定位 准时以阻塞该第二传输装 置之操作之第二阻塞装置。 2﹒根据申请专利范围第1项之电脑系统,其中之中 断信号线系包含于咳布线 "或"信号线中。 3﹒根据申请专利范围第1或2项之雷脑系统,其中该 信号传输路径包含传输 包信号之信号线。 4﹒根据申请专利范围第1或2项之雷脑系统,其中该 信号傅输路径系由光纤 组成。 5﹒一种电脑系统包含第一系统、第二系统、以及 信号传输路径以连接该第一 系统滙流排与该第二系统滙流排以及傅输有所不 同于该诸滙流排模式之诸 信号,包含:侦测该第一系统滙流排上布线"或"信号 线上之位准于预定时 间间隔之第一侦测装置;侦测该第二系统滙流排之 布线"或"信号线上之位 准于预定时间间隔之第二侦测装置;于该第一系统 表示该第二系统滙流排 布线"或"信号线位准之第一暂存器装置;输出于该 第一系统滙流排布线"届@ 信号线上该第一暂存器之位准之装置;于该第二 系统表示该第一系统滙 流排布线"或"信号线位准之第二暂存器装置;输出 于该第二系统滙流排布 线"或"信号线上该第二暂存器之位准之装置;于该 第一系统中形成该第二 暂存器之镜像之第三暂存器;于该第二系统中形成 该第一暂存器之镜像之 第四暂存器;当由该第一侦测装置所侦测之位准有 所不同于该第三暂存器 之位准时,以经由该信号传输路径传输预定信号至 该第二系统之第一传输 装置;当由该第二侦侧装置所侦测之位准有所不同 于该第四暂存器之位准 时,以经由该信号傅输路径傅输预定信号至该第一 系统之第二传输装置; 响应于该发送至第一系统之预定信号以置定该第 一暂存器之位准至该第二 系统滙流排布线"或"信号线之位准之第一暂存器 置定装置;响应于该发送 至第二系统之预定信号以置定该第二暂存器之位 准至该第一系统滙流排布 线"或"信号线之位准之第二暂存器置定装置;当该 第一暂存器之位准系根 据预定位准时以阻塞该第一传输装置之操作之第 一阻塞装置;当该第二暂 存器之位准系根据预定位准时以阻塞该第二传输 装置之操作之第二阻塞装 置;当该诸预定信号经同时传输至该第一与第二系 统二者时以阻塞设非为 该第一、即为该第二暂存器置定装置之操作之第 三阻塞装置。 6﹒一种连接至包含第一滙流排之第一系统之系统 扩充单元,包含:包含第二 滙流排之第二系统;连接该第一滙流排与第二滙流 排及传输有所不同于该 第一与第二滙流排信号模式之信号之信号传输路 径;侦测于该第一系统滙 流排布线"或"信号线上之位准之第一侦测装置;侦 测于该第二系统滙流排 布线"或"信号线上之位准之第二侦测装置;响应于 由该第一侦测装置之侦 测以经由该信号传输路径传输相定信号至该第二 系统之第一传输装置;响 应于由该第二侦测装置之侦测以经由该信号传输 路径传输预定信号至该第 一系统之第二传输装置;响应于发送至该第一系统 之预定信号以恢复该第 二系统滙流排布线"或"信号线之位准、及输出该 恢复位准于该第一系统滙 流排布线"或"信号线上之第一信号恢复装置;响应 于发送至该第二系统之 预定信号以恢复该第一系统滙流排布线"或"信号 线之位准、及输出该恢复 位准于该第二系统滙流排布线"或"信号线上之第 二信号恢复装置;当自该 第一信号恢复装置之输出系根据预定位准时以阻 塞该第一传输装置之操作 之第一阻塞装置;以及当自该第二信号恢复装置之 输出系根据预定位准时 以阻突该第二传输装置之操作之第二阻塞装置。 7﹒一种用于电脑系统之滙流排链接单元,且包含 第一滙流排之第一系统与包 含第二滙流排之第二系统,以连接该第一滙流排与 第二滙流排,包含:连 接该第一滙流排与该第二滙流排以及传输有所不 同于该第一与第二滙流排 信号模式之信号之仁号傅输路径;侦测于该第一系 统滙流排布线"或"信号 线上之位准之第一侦测装置;侦测于该第二系统滙 流排布线"或"信号线上 之位准之第二侦测装置;响应于由该第一侦测装置 之侦测以经由该信号传 输路径传输预定信号至该第二系统之第一传输装 置;响应于由该第二侦测 装置之侦测以经由该信号传输路径传输预定信号 至该第一系统之第二传输 装置;响应于发送至该第一系统之预定信号以恢复 该第二系统滙流排布线 "或"信号线之位准、及输出该恢复位准于该第一 系统滙流排布线"或"信号 线上之第一信号恢复装置;响应于发送至该第二系 统之预定信号以恢复该 第一卑统滙流排布线"或"信号线之位准、及输出 该恢复位准于该第二系统 滙流排布线"或"信号线上之第二信号恢复装置;当 自该第一信号恢复装置 之输出系根据预定位准时以阻塞该第一传输装置 之操作之第一阻塞装置; 以及当自该第二信号恢复装面之输出系根据预定 位准时以阻塞该第二传输 装置之操作之第二阻塞装置。 8﹒一种用于电脑系统之滙流排信号传输方式,其 包含第一滙流排之第一系统 、包含第二滙流排之第二系统,及连接该第一滙流 排与该第二滙流排以及 传输有所不同于该第一与第二滙流排信号模式之 信号之信号传输径路,包 含:侦测于该第一系统滙流排布线"或"信号线上之 位准之第一侦测装置; 侦测于该第二系统滙流排布线"或"信号线上之位 准之第二侦测装置;响应 于由该第一侦测步骤之侦测以经由该信号传输路 径傅输预定信号至该第二 系统之第一传输步骤;响应于由该第二侦测步骤之 侦测以经由该信号传输 路径传输预定信号至该第一系统之第二传输步骤; 响应于发送至该第一系 统以恢复该第二系统滙流排布线"或"信号线位准 、及输出该恢复位准于该 第一系统滙流排布线"或"信号线之第一信号恢复 装置;响应于发送至该第 二系统以恢复该第一系统滙流排布线"或"信号线 位准、及输出该恢复位准 于该第二系统滙流排布线"或"信号线之第二信号 恢复装置;当由该第一信 号恢复步骤所引起之输出系恨据预定位准时以阻 塞该第一传输步骤之第一 阻塞步骤;以及当由该第二信号恢复步骤所引起之 输出系根据预定位准时 以阻塞该第二传输步骤之第二阻塞步骤。图示简 单说明 图1为示本发明具体实施例使用模式 之概略图; 图2为上述具体实施例整体组态之方 块图; 图3为作为上述具体实施例基本部分 之OSMC控制器组态之方块图; 图4为示图5与6间位置关系之概略 图; 图5为示于图3OSMC控制器细节之方 块图; 图6为示于图3OSMC控制器细节之方 块图; 图7为说明示于图5滙流排周期监视 器17之操作之概略图; 图8为说明上述具体实施例包组态之 概略图; 图9为说明用于上述具体实施例包类 型之概略图; 图10为说明示于图5滙流排周期发射 器18运作之概略图; 图11为说明示于图5滙流排周期接收 器21运作之概略图; 图12为说明示于图5滙流排周期产生 器20运作之概略图; 图13为说明滙流排周期运作之概略图 图14为说明滙流排周期运作之概略图 图15为说明上述包发送序列之概略图 图16为示于图5调变器26组态之概略 线路图; 图17为示于图5调变器26操作之定时 图表; 图18为示于图5解调器30组态之概略 线路图; 图19为示于图5解调器30操作之定时 图表; 图20为解释中断之定时图表; 图21为说明IRQ处理器45操作之概略 图; 图22为说明IRQ处理器45操作之概略 图; 图23为IRQ处理器45详细组态之方块 图; 图24为IRQ处理器45详细组态之方块 图; 图25为示裁判轮廓之定时图表; 图26为MSC处理器46详细组态之方块 图; 图27为MSC处理器46详细组态之方块 图; 图28为MSC处理器46操作之定时图表 图29为示本地判优程序之概略线路图 图30为解释由本地判优程序之习用裁 判之定时图表; 图31为示于图6遥远判优程序77组态 之方块图; 图32为解释示于图6遥远判优程序77 运作之定时图表; 图33为解释示于图6遥远判优程序77 行为之定时图表。
地址 美国