发明名称 减少功率消耗及面积之单相时脉静态D型正反器
摘要 本创作系关于一种减少功率消耗及面积之单相时脉静态D型正反器,系由信号输入级、第一脉冲输入级、第一资料保持电路、第二脉冲输入级、第二资料保持电路及信号输出级所组成,该第一脉冲输入级为PMOS,系设于信号输入级与第一资料保持电路间,第二脉冲输入级为NMOS,系设于第一资料保持电路与第二资料保持电路间,利用两者的相反动作特性,当资料不传输时,在连续的时脉信号输入下,正脉冲时第一脉冲输入级截止,负脉冲时第二脉冲输入级截止,使得时脉信号不会进入第一、二资料保持电路,而能大幅降低功率的消耗。
申请公布号 TW404623 申请公布日期 2000.09.01
申请号 TW088201089 申请日期 1999.01.22
申请人 矽统科技股份有限公司 发明人 萧舜元
分类号 H03K3/027 主分类号 H03K3/027
代理机构 代理人 林志诚 台北巿南京东路三段一○三号十楼
主权项 1.一种减少功率消耗及面积之单相时脉静态D型正反器,包括有:一信号输入级,系将资料输入D作反向输入;第一脉冲输入级,系设于信号输入级与第一资料保持电路,用以控制时脉信号的输入与否,而决定将反向的资料输入D传送至第一资料保持电路;第一资料保持电路,系设于第一脉冲输入级与第二脉冲输入级间;作上一状态的资料暂存;第二脉冲输入级,系设于第一资料保持电路与第一资料保持电路,用以控制下一个时脉信号的输入与否,以将第一资料保持电路所暂存的资料传送至第二资料保持电路;第二资料保持电路,系设于第二脉冲输入级与信号输出级间,用接收第一资料保持电路所传送之上一状态的资料,并将之暂存;及信号输出级,系将第二资料保持电路内暂存的资料作反向输出。2.如申请专利范围第1项所述之减少功率消耗及面积之单相时脉静态D型正反器,其中该信号输入级与信号输出级系为反闸或其它能将资料反向之电路者。3.如申请专利范围第1项所述之减少功率消耗及面积之单相时脉静态D型正反器,其中该第一资料保持电路与第二资料保持电路系由二方向相反的反闸所并接组成者。4.如申请专利范围第3项所述之减少功率消耗及面积之单相时脉静态D型正反器,其中一反闸系为弱反闸者。5.如申请专利范围第1项所述之减少功率消耗及面积之单相时脉静态D型正反器,其中第一脉冲输入级系PMOS,第二脉充输入级系NMOS,而将第1项所述之构成形成正缘触发之D型正反器。6.如申请专利范围第1项所述之减少功率消耗及面积之单相时脉静态D型正反器,其中第一脉冲输入级系NMOS,第二脉冲输入级系PMOS,而将第1项所述之构成形成负缘触发之D型正反器。
地址 新竹科学工业园区新竹县研新一路十六号