发明名称 类比/数位转换器电路
摘要 一种所提供系可高速运作之A/D(类比/数位)转换器电路,其并无彼等会影响到低次比较器所致之电压比较的参考电压之电压位准的高次比较器所致之比较运作所致之参考电压的变动。有一些第一开关SW11A,SW12A、和SW13A、和第二开关SW11B、SW12B、和SW13B,系分别安排在彼等高次比较器COMP11、12、和13之参考电压端子(REF)与其梯型电阻元件阵列之分压端子(N1)、(N2)、和(N3)之间。有一些电压保持电容元件C11、C12、和C13,系连接至该等第一开关 SW11A、SW12A、和SW13A、与第二开关SW11B、SW12B、和SW13B间之连接点。当有一输入电压VAIN被抓取到时,该等第一开关SW11A、SW12A、和SW13A将会被启通,因而可将该等高次参考电压VN1、VN2、和VN3,抓取至该等电压保持电容元件C11、C12、和C13。该等第一开关SW11A、 SW12A、和SW13A,将会被启断,而该等第二开关SW11B、 SW12B、和SW13B,将会被启通,因而可将彼等高次参考电压VN1、VN2、和VN3,供应至该等高次比较器COM11、COMP12、和COMP13,以供其电压比较运作用。
申请公布号 TW566007 申请公布日期 2003.12.11
申请号 TW091123501 申请日期 2002.10.11
申请人 富士通股份有限公司 发明人 铃木久雄
分类号 H03M1/12 主分类号 H03M1/12
代理机构 代理人 恽轶群 台北市松山区南京东路三段二四八号七楼;陈文郎 台北市松山区南京东路三段二四八号七楼
主权项 1.一种A/D转换器电路,其系包括:一或多可进行A/D转换器之转换的电压比较器;和一电阻成分元件阵列,其可用以在此电阻成分元件阵列之每一分压端子处,产生该等对应电压比较器有关之对应参考电压;其中之A/D转换器电路,系进一步包括一参考电压保持区段,其可用以保持每一分压端子所供应之对应参考电压,以及可于每一分压端子与对应之参考电压保持区段形成电气隔离后,将其中所保持之对应参考电压,供应至该等对应之电压比较器。2.一种A/D转换器电路,其系包括:一或多之高次位元识别电压比较器,其可在彼等低次位元之A/D转换前,进行彼等高次位元之A/D转换;和一电阻成分元件阵列,其可用以在每一高次分压端子处,产生每一高次位元之A/D转换有关的每一高次参考电压,以及在每一低次分压端子处,产生每一低次位元之A/D转换有关的每一低次参考电压,此电阻成分元件阵列,系连接于彼等高电压侧参考电压与低电压侧参考电压之间;其中之A/D转换器电路,系进一步包括一些参考电压保持区段,彼等各可用以保持每一高次分压端子所供应之高次参考电压,以及可于每一高次分压端子,与每一参考电压保持区段形成电气隔离后,将其中所保持之每一高次参考电压,供应至每一高次位元识别电压比较器。3.如申请专利范围第2项之A/D转换器电路,其中,高次参考电压自高次分压端子至参考电压保持区段之供应,和低次参考电压自低次分压端子至参考电压保持区段之供应,系在不同之时序下进行。4.如申请专利范围第2项之A/D转换器电路,其中,高次参考电压自高次分压端子至参考电压保持区段之供应,系于低次参考电压开始自低次分压端子供应至参考电压保持区段之前完成。5.如申请专利范围第2项之A/D转换器电路,其中,高次参考电压自高次分压端子至参考电压保持区段之供应,系与抓取输入电压至高次位元识别电压比较器同时进行。6.如申请专利范围第5项之A/D转换器电路,其中之高次位元识别电压比较器,系一包括一电压比较电容元件之截波器型电压比较器,以及其电压比较运作之进行方式是,首先将上述之输入电压,抓取至其电压比较电容元件之一端部,以及继而将其高次参考电压,抓取至其电压比较电容元件之另一端部,以及最后比较此两类之电压。7.如申请专利范围第6项之A/D转换器电路,其中之参考电压保持区段,系包括一电压保持电容元件,以及其电压比较运作在进行上,系藉由侦测其电压比较电容元件之一端部处的输入电压之位准所出的电压变迁,此电压变迁系于其高次参考电压,被抓取至其高次位元识别电压比较器,以及电荷在该等电压比较电容元件与电压保持电容元件之间重新分布时,才会发生。8.如申请专利范围第2项之A/D转换器电路,其中之参考电压保持区段,系包括一电压保持电容元件,以及其A/D转换器电路系进一步包括:一第一开关区段,其可控制该等电压保持电容元件与高次分压端子间之连接;和一第二开关区段,其可控制该等电压保持电容元件与高次位元识别电压比较器间之连接。9.如申请专利范围第2项之A/D转换器电路,其中之电阻成分元件阵列,系一梯型电阻元件阵列,其可产生一些响应一A/D转换后所得之输出位元做分割的电压,彼等构成其梯型电阻元件阵列之电阻元件间的分压端子,系就每一预定数目而被设定为低次分压端子之分压端子,被安排为其高次分压端子,以及电流可于该高次参考电压供应至其参考电压保持区段时,透过其梯型电阻元件阵列来供应。10.如申请专利范围第8项之A/D转换器电路,其中,第一开关区段所做之连接控制,和第二开关所做之连接控制,系在不同之时序下进行。11.如申请专利范围第8项之A/D转换器电路,其中之第一开关区段所做的连接,系于低次参考电压开始自低次分压端子供应至参考电压保持区段之前完成。12.如申请专利范围第8项之A/D转换器电路,其中之第一开关区段所做的连接,系与抓取输入电压至高次位元识别电压比较器同时进行。13.如申请专利范围第8项之A/D转换器电路,其中之电阻成分元件阵列,系一梯型电阻元件阵列,其可产生一些响应一A/D转换后所得之输出位元做分割的电压,彼等构成其梯型电阻元件阵列之电阻元件间的分压端子,系就每一预定数目而被设定为低次分压端子之分压端子,被安排为其高次分压端子,以及电流可于该高次参考电压供应至其参考电压保持区段时,透过其梯型电阻元件阵列来供应。图式简单说明:第1图系一可显示一针对本实施例之A/D转换器的电路图;第2图系一可显示一比较器之特定范例的电路图;第3图系一比较器之运作状态的列表;第4图系一可显示一高次比较器控制电路之特定范例的电路图;第5图系显示一高次比较器控制电路之运作波形;第6图系显示一低次比较器控制电路之特定范例的运作波形;第7图系显示一低次比较器控制电路之运作波形;第8图系显示一针对本实施例之A/D转换器的运作波形;第9图系显示一针对本实施例之A/D转换器的转换表;第10图系一可显示一传统式A/D转换器的电路图;而第11图则系显示一传统式A/D转换器之运作波形。
地址 日本