发明名称 供音讯矩阵解码装置用之方法
摘要 一种可自两输入音讯信号,导出三个或更多个各与一方向相联结之音讯信号的方法。响应上述两输入信号,一被动性阵列,将可产生多数之被动性矩阵音讯信号,其中包括两对被动式矩阵音讯信号,其第一对被动性矩阵音讯信号,系代表一些位于一第一轴线上面之方向,以及其第二对被动性矩阵音讯信号,系代表一些位于一第二轴线上面之方向。该等第一和第二轴线,彼此大体上系成九十度。该对被动性矩阵音讯信号可被处理,以自其导出多数之矩阵系数。其处理步骤包括,导出一对中间信号,以及响应一对应之误差信号,而促使每对中间信号趋向相等。其有三个或更多个输出信号,系藉由该等矩阵系数,对上两输入信号做矩阵乘法运算而生产。
申请公布号 TW576122 申请公布日期 2004.02.11
申请号 TW090121479 申请日期 2001.08.30
申请人 杜比实验室特许公司 发明人 詹姆士W 佛斯葛迪;史帝芬D 维诺恩;罗伯特L 安德森
分类号 H04S3/02 主分类号 H04S3/02
代理机构 代理人 恽轶群 台北市松山区南京东路三段二四八号七楼;陈文郎 台北市松山区南京东路三段二四八号七楼
主权项 1.一种可自两个输入音讯信号导出三个或更多个各与一方向相联结之音讯信号的方法,其包括:以一被动性矩阵,响应其两输入音讯信号,而产生多数包括两对被动性矩阵音讯信号之被动性矩阵音讯信号,其一第一对被动性矩阵音讯信号,系表示一些位于一第一轴线上面之方向,以及其一第二对被动性矩阵音讯信号,系表示一些位于一第二轴线上面之方向,此等第一和第二轴线,彼此系大体上系成九十度;处理每一对被动性矩阵音讯信号,以便自彼等导出多数之矩阵系数,此处理步骤包括,分别自每一对被动性矩阵音讯信号,导出一对中间信号[(1-gL)*Lt'和(1-gR)*Rt',(1-gF)*Ft和(1-gB)*Bt],以及响应一对应之误差信号,促使每一对中间信号趋向相等;以及藉由使两输入信号与该等矩阵系数做矩阵乘法运算,以产生三个或更多个输出信号。2.如申请专利范围第1项所申请之方法,其中之每一误差信号,系响应其相联结之中间信号对之相对大小値而被产生。3.如申请专利范围第2项所申请之方法,其中之多数矩阵系数,系由该等误差信号导出。4.如申请专利范围第2项所申请之方法,其中之多数矩阵系数,系由其响应该等误差信号之处理所产生之控制信号导出。5.如申请专利范围第1项所申请之方法,其中,此方法可导出四个与方向左方、右方、中央、环绕等方向相联结之音讯输出信号。6.如申请专利范围第1项所申请之方法,其中,此方法可导出六个与左方、中央、右方、左方环绕、后方环绕、和右方环绕等方向相联结之音讯输出信号。7.如申请专利范围第1项所申请之方法,其中,此方法可导出五个与左方、中央、右方、左方环绕、和右方环绕等方向相联结之音讯输出信号。8.如申请专利范围第1.2.3.4.5.6或7项所申请之方法,其中,此方法系在数位域内被具现。9.如申请专利范围第8项所申请之方法,其中,该处理之一或更多部分,系做下取样。10.如申请专利范围第9项所申请之方法,其中之矩阵系数,系做上取样。11.如申请专利范围第9项所申请之方法,当依附于第3项时,其中之误差信号,系做上取样。12.如申请专利范围第9项所申请之方法,当依附于第4项时,其中之控制信号,系做上取样。13.如申请专利范围第8项所申请之方法,其中进一步包括,延迟该等输入信号,以产生一些延迟之输入信号,以及其中之产生步骤,系藉由使该等延迟之输入信号,与该等矩阵系数做矩阵乘法运算,而产生三个或更多个输出信号。14.如申请专利范围第13项所申请之方法,其中之延迟步骤,系使该等输入信号,延迟5 ms左右。图式简单说明:第1图系一有助于了解本发明之先存技艺式被动性解码矩阵的功能示意图;第2图系一有助于了解本发明之特征的先存技艺式被动性解码矩阵之功能示意图;第3图系一根据本发明之特征,有关第2图之左方和右方VCA及和与差VCA,安排有关本发明之其他实施例中之VCA的负回授导出式控制系统(或"伺服器")之功能示意图;第4图系一可显示根据本发明之一特征等于第2和3图之组合体的安排之功能示意图,其中之输出组合器,可响应该等可藉以导出消除成份之Lt与Rt输入信号,而非自上述被动性矩阵接收彼等,来产生该等被动性矩阵输出信号成份;第5图系一可显示根据本发明之一特征等于第2和3图与第4图之安排的功能示意图。在此第5图之配置中,该等要被维持相等之信号,系该等被施加至该等输出导出组合器及至该等用以控制VCA之回授电路的信号;此等回授电路之输出,系包含该等被动性矩阵成份;第6图系一可显示根据本发明之一特征等于第2和3图及第4图与第5图之安排的功能示意图。其中,在其VCA与减法器之配置中,一VCA和减法器所提供之可变-增益-电路增益(1-g),系以一其增益依该等VCA之相反方向变化的VCA来取代。在此一实施例中,该等被动性矩阵成份系隐含式。在某些其他实施例中,该等被动性矩阵成份系显含式;第7图系一绘出其Lt/Rt回授导出式控制系统之左方和右方VCA增益gl和gr(垂直轴线)相对于其扫调角度(水平轴线)的理想化曲线图;第8图系一绘出其和/差回授导出式控制系统之和与差VCA增益gc和gs(垂直轴线)相对于其扫调角度(水平轴线)的理想化曲线图;第9图系一绘出一其中控制信号之最大和最小对値为+/-15伏的缩放比例有关之左方/右方与反相之和/差控制电压(垂直轴线)相对于其扫调角度(水平轴线)的理想化曲线图;第10图系一绘出较小之第9图曲线(垂直轴线)相对于其扫调角度(水平轴线)的理想化曲线图;第11图系一就在采用其较小曲线前业已将其和/差控制电压比例缩小0.8的情况,绘出较小之第9图曲线(垂直轴线)相对于其扫调角度(水平轴线)的理想化曲线图;第12图系一绘出其左后方/右后方回授导出式控制系统之左后方/右后方VCA增益glb和grb(垂直轴线)相对于其扫调角度(水平轴线)的理想化曲线图;第13图系一根据本发明之一特征的一个主动性矩阵解码器,可取得六个输出之部分的功能示意图;第14图系一可显示六个可用于一如第13图中所示六输出主动性矩阵解码器中之消除信号的功能示意图;第15A-P图系一些可显示一具现本发明之特征的实际类比电路之示意电路图;第16A图系一可显示本发明之一他型实施例的功能方块图;第16B图系一可显示第16A图之他型实施例的功能方块图;第16C图系一可显示第16A图之他型实施例的功能方块图;第16D图系一可显示第16A图之他型实施例的功能方块图;第17图系一可显示其在一适用于第16A、B、C、或D图之实施例中及本发明所揭示之其他实施例中的数位域内所具现之左方/右方伺服器的功能方块图;第18图系一可显示其在一适用于第16A、B、C、或D图之实施例中及本发明所揭示之其他实施例中的数位域内所具现之前方/后方伺服器的功能方块图;而第19图则系一可显示其适用于第16A、B、C、或D图之实施例中及本发明之其他实施例中的左后方/右后方控制信号之数位域的导出之功能方块图。
地址 美国