发明名称 可减少余辉程度的液晶显示器面板及其开发方法
摘要 矩形波之AC电压施加于一像素电极25A和一共同电极23A间,且其AC电压分量之幅度Vac和DC电压分量Vdc被改变来测量最佳DC分量变化△Vdc之范围、且决定一液晶显示器装置之结构或材料以降低△Vdc小于一给定值,其中△ Vdc=|Vdcb-Vdcw|,Vdcb系以Vac被固定于用来显示黑色(2V)的一值时透射率变化之范围为最小的Vdc之值,且Vdcw系以Vac被固定于用来显示白色(7V)的一值时透射率变化之范围为最小的Vdc之值。在像素电极25A上和在共同电极23A上的绝缘层26A之厚度系相同。电极交越部份被做得为轴对称。像素电极之各条带电极的上表面在交叉部段中具有凸出形状。
申请公布号 TW583480 申请公布日期 2004.04.11
申请号 TW090121487 申请日期 2001.08.30
申请人 富士通显示技术股份有限公司 发明人 仲西洋平;吉田秀史;林贵;田泰俊;藤川彻也;助则英智
分类号 G02F1/1343 主分类号 G02F1/1343
代理机构 代理人 恽轶群 台北市松山区南京东路三段二四八号七楼;陈文郎 台北市松山区南京东路三段二四八号七楼
主权项 1.一种液晶面板,包含有:第一和第二基体;及设置在该等第一和第二基体间的液晶;该第一基体包含:一绝缘基体;第一和第二电极,形成在该绝缘基体上方、让一显示电压施加于其间;以及一第一绝缘层,覆盖该等第一和第二电极;其中该第一电极相对于自该绝缘基体朝向该第二基体之一方向而设置得高于该第二电极,且该等第一和第二电极彼此重叠、有一第二绝缘层于一重叠部份而设置于其间,其中在该第一电极上的该第一绝缘层之厚度大致等于在该第二电极上的该绝缘层者。2.依据申请专利范围第1项之液晶面板,其中该第二电极系形成在该绝缘基体上。3.一种液晶面板,包含有:第一和第二基体;及设置在该等第一和第二基体间的液晶;该第一基体包含:一绝缘基体;第一和第二电极,形成在该绝缘基体上方、让一显示电压施加于其间;以及一第一绝缘层,设置在该等第一和第二电极间;其中该第一电极具有彼此相邻的第一和第二侧面,该第二电极具有彼此相邻的第一和第二侧面,该第一电极之该第一侧面以一钝角来交越该第二电极之该第一侧面,且该第一电极之该第二侧面平行于该第二电极之该第二侧面。4.依据申请专利范围第3项之液晶面板,其中在平面图中,该第一电极之该第一侧面相关于通过该交越处的一直线而大致对称于该第二电极之该第一侧面、且平行于该等第一和第二电极之该等第二侧面。5.依据申请专利范围第3项之液晶面板,其中在平面图中,该第一电极不具有与该第二电极之该第一侧面重叠的侧面,且该第二电极不具有与该第一电极之该第一侧面重叠的侧面。6.一种液晶面板,包含有:第一和第二基体;及设置在该等第一和第二基体间的液晶;该第一基体包含:一绝缘基体;以及第一和第二电极,形成在该绝缘基体上方、让一显示电压施加于其间;其中该第一电极相对于自该绝缘基体朝向该第二基体之一方向而设置得高于该第二电极,该等第一和第二电极彼此重叠、有一第一绝缘层于一重叠部份而设置于其间,且该第一电极具有在交叉部段中凸出的一上表面。7.依据申请专利范围第6项之液晶面板,其中于该重叠部份,该第二电极具有比该第一电极者窄的宽度。8.依据申请专利范围第6项之液晶面板,其中于该重叠部份,该第一基体更包含插置于该第一绝缘层和该第一电极间的一材料,且该材料具有比该第一电极者窄的宽度。9.依据申请专利范围第6项之液晶面板,其中于该重叠部份,该第一基体更包含插置于该第一绝缘层和该第一电极间的一材料,且该材料具有比该第一电极者窄的宽度。10.依据申请专利范围第9项之液晶面板,其中该材料系一通道保护层。11.依据申请专利范围第6项之液晶面板,其中该第一电极覆盖有一第二绝缘层、且该第二绝缘层大致不形成于该等第一和第二电极间的一显示区中。12.依据申请专利范围第7项之液晶面板,其中该第一电极覆盖有一第二绝缘层、且该第二绝缘层大致不形成于该等第一和第二电极间的一显示区中。13.依据申请专利范围第8项之液晶面板,其中该第一电极覆盖有一第二绝缘层、且该第二绝缘层大致不形成于该等第一和第二电极间的一显示区中。14.一种液晶面板开发方法,该液晶面板包含有:第一和第二基体;该第一基体包括一第一电极,该第一或第二基体包括一第二电极,该等第一和第二电极系让一显示电压施加于其间;及插置于该等第一和第二基体间的液晶;该方法包含下列步骤:把一电压信号施加于该第一电极和该第二电极间,该电压信号系由一个AC电压分量和一个DC电压分量Vdc组成,该AC电压分量具有一幅度Vac;改变该幅度Vac和该DC电压分量Vdc来测量最佳DC分量变化Vdc之范围;及决定该液晶面板之一结构或材料,使得最佳DC分量变化Vdc之该范围变得小于一给定値;其中最佳DC分量变化Vdc之该范围被界定为Vdc=|Vdcb-Vdcw|,其中Vdcb系在使该幅度Vac固定于用来显示黑色的一数値来改变该DC电压分量Vdc时透射率之范围为最小値的该DC电压分量Vdc之数値,其中Vdcw系在使该幅度Vac固定于用来显示白色的一数値来改变该DC电压分量Vdc时透射率之范围为最小値的该DC电压分量Vdc之数値。15.依据申请专利范围第14项之方法,其中该给定値系等于或小于0.5V。图式简单说明:第1图系使用在本发明之一方法中的液晶显示器装置之构造电路图;第2(A)和2(B)图系说明余辉程度;第3图系显示施于一液晶像素上、具有一AC幅度Vac和一DC分量Vdc的电压波形之图;第4图系显示在AC幅度Vac为2V且DC分量Vdc为-3V之情形中的液晶像素之所测量透射率波形的图;第5图系显示在AC幅度Vac为2V且DC分量Vdc为-2V之情形中的液晶像素之所测量透射率波形的图;第6图系显示在AC幅度Vac为2V且DC分量Vdc为-1V之情形中的液晶像素之所测量透射率波形的图;第7图系显示在AC幅度Vac为2V且DC分量Vdc为-0.5V之情形中的液晶像素之所测量透射率波形的图;第8图系显示在AC幅度Vac为2V且DC分量Vdc为0V之情形中的液晶像素之所测量透射率波形的图;第9图系显示在AC幅度Vac为2V且DC分量Vdc为0.5V之情形中的液晶像素之所测量透射率波形的图;第10图系显示在AC幅度Vac为2V且DC分量Vdc为1V之情形中的液晶像素之所测量透射率波形的图;第11图系显示在AC幅度Vac为2V且DC分量Vdc为2V之情形中的液晶像素之所测量透射率波形的图;第12图系显示在AC幅度Vac为2V且DC分量Vdc为3V之情形中的液晶像素之所测量透射率波形的图;第13图系显示在AC幅度Vac为2V之情形中DC分量Vdc和液晶像素透射率之变化宽度T间的一经测量关系之图;第14图系显示在液晶像素透射率之变化宽度T系最小値的AC幅度Vac和DC分量之値Vdc间的一经测量关系之图;第15图系显示在一余辉程度和最佳DC分量变化Vdc之范围间的一经测量关系之图;第16图系显示在根据本发明的第二实施例之不施有电压的状态中能够减少余辉程度之一液晶像素的结构之构造截面图;第17图系显示在施有一电压之状态中第16图之液晶像素的构造截面图;第18(A)-18(F)图系显示第16图之基体20A之制程的构造截面图。第19图系显示在根据本发明的第三实施例之能够减少余辉程度之液晶像素之一电极图型的平视图;第20图系显示第19图之像素电极的平面图;第21图系显示第19图之共同电极的平面图;第22(A)图系靠近第19图之一条带电极和周边部段的交越点之放大部份图;第22(B)图系在一电压施于第22(A)图之电极间用点线来显示靠近交越点之电力线的图;第23图系显示在根据本发明的第四实施例之能够减少余辉程度之液晶像素之一电极图的平面图;第24图系显示第23图之共同电极的平面图;第25图系显示在根据本发明的第五实施例之能够减少余辉程度之液晶像素之一电极图型的平视图;第26图系显示第25图之共同电极的平面图;第27图系显示在根据本发明的第六实施例之彼此相邻的两液晶像素之一电极图型的平面图;第28图系沿着第27图之A-A线采用的放大截面图;第29(A)-29(C)图系显示在背光入射侧上的一基体之制程的构造截面图;第30(A)和30(B)图系显示第29图后面的制程之构造截面图;第31图系显示相较于本发明在不施有电压之状态中的LCD面板之一像素的结构之构造截面图;第32图系显示在施有一电压之状态中第31图之像素的构造截面图;第33图系显示形成在第31图之基体20中的一像素之电极图型的平面图;第34图系显示第33图之像素电极的平面图;第35图系显示第33图之共同电极的平面图;第36(A)图系靠近第33图之电极间的交越点之图型的放大部份图;第36(B)图系在一电压施于第36(A)图之电极间用点线来显示电力线的图;及第37图系显示一习知技术LCD面板在一电压施于其间时一像素之像素电极和共同电极间的液晶分子之倾斜度的构造截面图。
地址 日本