发明名称 LAYOUT METHOD FOR CMOS INTEGRATED CIRCUIT
摘要
申请公布号 JPH04206852(A) 申请公布日期 1992.07.28
申请号 JP19900338090 申请日期 1990.11.30
申请人 MATSUSHITA ELECTRIC IND CO LTD 发明人 KIKUKAWA HIROHITO;YAMADA TOSHIRO
分类号 H01L21/8238;G11C11/401;H01L21/82;H01L27/092 主分类号 H01L21/8238
代理机构 代理人
主权项
地址