发明名称 多工器与正反器之时序参数量测方法及时序参数撷取电路
摘要 本发明提供一种可实际量测多工器与正反器之时序参数的方法,以解决以往用数学模型模拟时的困难,并突破量测仪器精密度的限制。
申请公布号 TW212258 申请公布日期 1993.09.01
申请号 TW081110555 申请日期 1992.12.31
申请人 财团法人工业技术研究院 发明人 王松亭
分类号 H03K3/40 主分类号 H03K3/40
代理机构 代理人
主权项 1﹒一种多工器之时序参数量测方法,包括:依序以反相器、待测多工器及可调性分路电容负载来构成一基本单元电路,其中该反相器之时序参数为已知者;将奇数个上述基本单元电路予以回馈连接,构成一回馈振荡电路;控制多工器之讯号选择输入端,以选择所要的输入讯号;量测回馈振荡电路的整体输出,藉此求得当选择讯号稳定时,输入讯号到达输出端的反应延迟时间,2﹒一种多工器之时序参数量测方法,包括:以第一反用器、互斥或闸、可调性分路电容负载、第二反相器、时间延迟负载及待测多工器来构成一基本单元电路,其中该反相器与互斥或间之时序参数为已知者,且其中,该基本单元电路之输入连接至:(1)多工器的第一输入,(2)经过时间延迟负载而连接至多工器的第二输入,(3)连接至互斥或闸的第一输入端,及(4)经过第一反相器而连接至互斥或间的第二输入端;该互斥或间之输出连接至多工器的讯号选择输入端;多工器的输出则经可调性分路电容负教与第二反相器而构成基本单元电路之输出;将奇数个上述基本单元电路予以回馈连接,构成一回馈振荡电路;量测回馈振荡电路的整体输出,藉此水得当多工器的输入讯号稳定时,由选择讯号造成输出端反应的反应延退时间。3﹒一种正反器之时序参数量测方法,包括:以多工器与待测正反器来构成一基本单元电路,其中该多工器之时序参数为己知者,且其中,该基本单元电路至少包含有两组输入及两组输出,其第一输入连接至多工器的第一输入端与正反器的资料输入端,其第二输入连接至多工器的第二输入端;多工器的输出连接至正反器的时钟讯号输入端;正反器的正相输出回馈连接至多工器的讯号选择输入端、及连接至基本单元电路的第一输出端;正反器的反相输出连接至基本单元电路的第二输出端;将任意多数个上述基本单元电路予以依序连接,同时将最后一级基本单元电路的第一输出经一时间延迟负载而回馈连接至第一级基本单元电路的第二输入,并将最后一级基本单元电路的第二输出回馈连接至第一级基本单元电路的第一输入,以构成一回馈电路,其中,基本单元电路的数目系根据所需之测试精确度来加以决定控制正相器的设定及/清除输入端,以使正反器的输出呈所要之输出形态;量测回馈电路的最后一级输出,藉此求得当正反器的资料输入和设定及/或清除输入讯号稳定时,由时钟讯号造成输出端反应的反应延迟时间。4﹒如申请专利范围第3项之方法,其中最后级基本单元电路的第二输出经一逻辑元件而连接至第一级基本单元电路的第一输入,并以一控制讯諕来控制该逻辑元件之另一输入端,以确保于外侧试状态时,第一级基本单元电路的第一输入値为0,而于测试状态时,第一级基本单元电路的第一输入値为最后一级基本单元电路的第二输出値,且该逻辑元件之时序参数为己知5﹒一种正反器之时序参数量测方法,包括:以待侧正反器来构成一基本单元电路,其中该基本单元电路包括两组输入,一组时钟讯号输入、和两组输出;且其中,第一输入连接至正反器的清除输入端,第二输入连接至正反器的设定输入端,时钟讯号输入连接至止反器的时钟讯号输入端,正反器的第一输出回馈至正反器的资料输入端,并构成基本单元电路的第一输出,而正反器的第二输出构成基本单元电路的第二输出;将任意多数个上述基本单元电路予以依序连接,同时将最后一级基本单元电路的第二输出经第一脉波产生器而回馈连接至第一级基本单元电路的第一输入,并将最后一级基本单元电路的第一输出经第二脉波产生器而回馈连接至第一级基本单元电路的第二输入,以构成一回馈电路,其中,基本单元电路的数目系根据所需之测试精确度来加以决定者;量测回馈电路的最后一级输出,藉此求得当正反器的资料输入和时钟讯号输入稳定时,由设定及清除讯号造成输出端反机的反应延迟时间。6﹒如申请专利范围第5项之方法,其中最后一级基本单元电路之两输出分别各径一逻辑元件而连接至第一级基本单元电路的两输入,且第一级基本单元电路中之正反器的第一输出亦系经一逻辑元件而回馈连接至该正反器的资料输入端,而以控制讯号来控制上述各逻辑元件的另一输入端,以确保测试和非测试状态时第一级基本单元:电路各输入端之値为所要的讯号値,且其中所述各逻辑元件之时序参数为已知者。7﹒一种多工器之时序参数撷取电路,包括:回馈连接之奇数个基本单元电路,每一基本单元电路包括依序连接之反相器、待测多工器及可调性分路电容负载。8﹒一种多工器之时序参数撷取电路,包括:回馈连接之奇数个基本单元电路,每一基本单元电路包括第一反相器、互斥或闸、可调性分路电容负载、第二反相器、时间延迟负载及待测多工器,其中该反相器与互斥或间之时序参数为己知者,且其中,该基本单元电路之输入连接至:(1)多工器的第一输入,(2)经过时间延迟负载而连接至多工器的第二输入,(3)连接至互斥或闸的第一输入端,及(4)经过第一反相器而连接至互斥或闸的第二输入端;该互斥或闸之输出连接至多工器的讯号选择输入端;多工器的输出则经可调性分路电容负载与第二反相器而构成基本单元电路之输出。9﹒一种多工器之时序参数撷取电路,包括:回馈连接之多数个基本单元电路,每一基本单元电路包括多工器与待测正反器,其中该多工器之时序参数为已知者,且其中,该基本单元电路至少包含有两组输入及两组输出,其第一输入连接至多工器的第一输入端与正反器的资料输入端,其第二输入连接至多工器的第二输入端;多工器的输出连接至正反器的时钟讯号输入端;正反器的正相输出回馈连接至多工器的讯号选择输入端,及连接至基本单元电路的第一端出;正反器的反相输出连接至基本单元电路的第二输出端:上述多数个基本单元电路系依序连接,同时最后一级基本单元电路的第一输出经一时间延迟负载而回馈连接至第一级基本单元电路的第二输入,并且最后一级基本单元电路的第二输出回馈连接至第一级基本单元电路的第一输入,以构成一回馈电路,其中,基本单元电路的数目系根据所需之测试精确度来加以决定者。10﹒如申请专利范围第9项之电路,其中最后一组基本单元电路之第二输出经一逻辑元件而连接至第一级基本单元电路的两输入,并有一控制讯号来控制该逻辑元件之另一输入端,以确保于非测试状态时,第一级基本单元电路的第一输入値为0,而于测试状态时,第一级基本单元电路的第一输入値为最后一级基本单元电路的第二输出値,且该逻辑元件之时序参数为已知者。11﹒一种正反器之时序参数撷取电路,包括回馈连接之多数个基本单元电路,每一基本单元电路包括该待测正反器,且基本单元电路包括两组输入,一组时钟讯号输入、和两组输出;且其中,第一输入连接至正反器的清除输入端,第二输入连接至正反器的设定输入端,时钟讯号输入连接至正反器的时钟讯号输入端,正反器的第一输出回馈至正反器的资料输入端,并构成基本单元电路的第一输出,而正反器的第二输出构成基本单元电路的第二输出上述多数个基本单元电路系依序连接,同时最后一级基本单元电路的第二输出经第一脉波产生器而回馈连接至第一级基本单元电路的第一输入,并且最后一级基本单元电路的第一输出径第二脉波产生器而回馈连接至第一级基本单元电路的第二输入,以构成一回馈电路,其中,基本单元电路的数目系根据所需之测试精确度来加以决定者。12﹒如申请专利范围第11项之电路,其中最后一级基本单元电路之两输出分别各经一逻辑元件而连接至第一级基本单元电路的两输入,且第一级基本单元电路中之正反器的第一输出亦系经一逻辑元件而回馈连接至该正反器的资料输入端,而以控制讯号来控制上述各逻辑元件的另一输入端,以确保测试和非测试状态时第一级基本单元电路各输入端之値为所要的讯号値,且其中所述各逻辑元件之时序参数为己知者。图示简单说明图1为反相器输出讯号的延迟情形例示图。图2为将(2K+1)个反相器予以串联所得的回馈电路。图3示出图2之电路的整体输出波形图4示出一个二选一多工器MUX21。图5示出本发明中,用以量测多工器由输入资料讯号造成输出端反应之反应延迟时间的时序参数撷取电路,其中图5A为基本单元电路,图5B为整体电路结构。图6示出本发明中,用以量测多工器由选择讯号造成输出端反应之反应延迟时间的时序参数撷取电路,其中图6A为基本单元电路,图6B为整体电路结构。图7示出一个D正反器DFF。图8以灯泡说明本发明量测正反器所运用的原理。图9示出图8中第一个灯泡的时间图图10示出本发明中,用以量测正反器由时钟讯号造成输出端反应之反应延迟时间的时序参数撷取电路,其中图10A为基本单元电路,图10B为整体电路结构。图11示出图10电路之观测输出时间图图12示出本发明中,用以量测正反器由设定及清除讯号造成输出端反应之反应延迟时间的时序参数撷取电路,其中图12A为基本单元电路,图12B为整体电路结构。图13示出图12电路之观测输出时间图
地址 新竹县竹东镇中兴路四段一九五号