发明名称 电阻性存储元件的双回路检测方案
摘要 检测电阻性存储元件的电阻状态的方法和装置包括产生与存储单元的电阻相关的第一电流。在第一检测时间期间把所述第一电流加到第二电流,并且在第二检测时间期间从第三电流减去所述第一电流。利用电容器对所述第一、第二和第三电流进行时间积分,并且利用时钟控制的计数器对所述电容器上的结果电压信号进行计时。然后,使时钟控制的计数器的数字输出的时间平均值与存储单元的电阻相关,从而与电阻性存储元件的电阻状态相关。
申请公布号 CN103366807B 申请公布日期 2016.12.28
申请号 CN201310283721.3 申请日期 2003.07.30
申请人 微米技术有限公司 发明人 R.J.贝克
分类号 G11C13/00(2006.01)I;G11C7/06(2006.01)I;G11C11/16(2006.01)I 主分类号 G11C13/00(2006.01)I
代理机构 中国专利代理(香港)有限公司 72001 代理人 姜甜;汤春龙
主权项 一种用于检测电阻性存储器的电阻状态的读出电路,包括:第一节点和第二节点;跨导放大器,它具有耦合到所述第一节点的第一输出和耦合到所述电阻性存储器的第一输入;电容器,它具有耦合到所述第一节点的第一极板和耦合到第一恒定电位源的第二极板;电流源,它具有耦合到所述第一节点的第二输出,所述电流源适合于交替地通过所述第二输出向所述第一节点提供电流或从所述第一节点吸取电流,所述电流源具有耦合到所述第二节点的控制端,所述控制端适合于接收控制信号以便控制所述电流源在某一特定时间是提供还是吸取电流;比较器电路,它具有耦合到所述第一节点的第二输入、耦合到参考电位源的第三输入和耦合到第一时钟信号的源的第四输入,所述比较器电路具有耦合到所述第二节点的第三输出;以及计数器电路,它具有耦合到所述第一节点的第五输入、耦合到第二时钟信号的源的第六输入、耦合到预置信号源的第七输入和适合于输出数字计数值的第四输出。
地址 美国爱达荷州