发明名称 基于FIR滤波器的数字处理系统
摘要 本实用新型公开一种基于FIR滤波器的数字处理系统,包括:A/D采样模块,其用于采集模拟信号并将模拟信号转换为数字信号;FPGA模块,其包括功能单元、时钟单元、及顶层单元;DSP模块,其用于发送设定的抽取系数和滤波系数至所述顶层单元并获取、处理顶层单元的控制处理数据;上位机,其用于输入设定抽取系数和滤波系数并显示DSP模块处理后的波形。本实用新型可通过上位机进行输入设定的抽取系数和滤波系数,并通过DSP模块发送至FPGA模块的顶层单元,并由顶层单元控制下变频功能单元的抽取系数和滤波系数,其实现了通过DSP模块控制形成多种不同组合的抽取系数和滤波系数,有利于满足不同的变频需求。
申请公布号 CN205847235U 申请公布日期 2016.12.28
申请号 CN201620785681.1 申请日期 2016.07.25
申请人 湖北师范大学;无锡研奥电子科技有限公司 发明人 游雪肖;赵大方;唐余武;陈敬华;程舰
分类号 H04B1/00(2006.01)I 主分类号 H04B1/00(2006.01)I
代理机构 武汉智嘉联合知识产权代理事务所(普通合伙) 42231 代理人 黄君军
主权项 一种基于FIR滤波器的数字处理系统,其特征在于,包括,A/D采样模块,其用于采集模拟信号并将模拟信号转换为数字信号;FPGA模块,其包括功能单元、时钟单元、及顶层单元,所述功能单元用于处理A/D采样模块采集的数字信号,所述时钟单元用于提供给时钟周期,所述顶层单元用于调用所述时钟单元的时钟周期、及控制所述功能单元的抽取系数和滤波系数并控制功能单元对数字信号的处理;DSP模块,其用于发送设定的抽取系数和滤波系数至所述顶层单元并获取、处理顶层单元的控制处理数据;上位机,其用于输入设定抽取系数和滤波系数并显示DSP模块处理后的波形;其中,所述功能单元包括下变频功能单元,所述下变频功能单元包括第一支路和第二支路,所述第一支路包括依次连接的第一数字振荡器、第一CIC抽取器、第一FIR滤波器、第一抽取器、第二FIR滤波器和第二抽取器,所述第二支路包括依次连接的第二CIC抽取器、第三FIR滤波器、第三抽取器、第四FIR滤波器和第四抽取器,所述第一数字振荡器、第一CIC抽取器、第一FIR滤波器、第一抽取器、第二FIR滤波器、第二抽取器、第二CIC抽取器、第三FIR滤波器、第三抽取器、第四FIR滤波器和第四抽取器均与所述顶层单元连接,所述第二CIC抽取器与所述第一数字振荡器连接,且所述第一CIC抽取器和第二CIC抽取器的输入端均与所述A/D采样模块的输出端连接。
地址 435002 湖北省黄石市磁湖路11号
您可能感兴趣的专利