发明名称 |
一种基于FPGA的多通道高速输入信号自动de‑skew算法 |
摘要 |
一种基于FPGA的多通道高速输入信号自动de‑skew算法,涉及高速数据采集领域,具体包括以下步骤:步骤(1)检测并计算各数据通道间相对skew值;步骤(2)补偿各数据通道的skew使得各数据通道对齐;步骤(3)将数据锁存触发信号对齐到锁存窗口的中心。本发明基于FPGA中动态相位调整技术以及动态延迟技术,针对每个通道进行de‑skew,从而使得各通道数据在接收端进行锁存时达到完全的同步性,增大了数据有效锁存窗口,提高了数据锁存的正确性,为高速/超高速数据采集系统提供了一种可靠且行之有效的数据锁存方法。 |
申请公布号 |
CN106254287A |
申请公布日期 |
2016.12.21 |
申请号 |
CN201610647359.7 |
申请日期 |
2016.08.09 |
申请人 |
合肥埃科光电科技有限公司 |
发明人 |
曹桂平;董宁;唐世悦;吴畅;叶加圣 |
分类号 |
H04L25/14(2006.01)I |
主分类号 |
H04L25/14(2006.01)I |
代理机构 |
合肥天明专利事务所 34115 |
代理人 |
金凯 |
主权项 |
一种基于FPGA的多通道高速输入信号自动de‑skew算法,其特征在于,包括以下步骤:步骤(1)检测并计算各数据通道间相对skew值;步骤(2)补偿各数据通道的skew使得各数据通道对齐;步骤(3)将数据锁存触发信号对齐到锁存窗口的中心。 |
地址 |
230088 安徽省合肥市高新区黄山路602号大学科技园A208 |