发明名称 |
集成电路 |
摘要 |
本公开涉及一种集成电路。该集成电路包括:半导体衬底,形成在衬底内的至少一个绝缘区域,以及检测器,检测器包括至少部分地延伸至绝缘区域中的两个导电接触,两个导电接触均具有位于绝缘区域与下方衬底区域之间的界面处的第一端部,以及第二端部,两个第二端部被设计用以连接至被配置用于递送表示两个第一端部之间的电阻值的电信号的电路。 |
申请公布号 |
CN205828352U |
申请公布日期 |
2016.12.21 |
申请号 |
CN201620774874.7 |
申请日期 |
2016.07.21 |
申请人 |
意法半导体(鲁塞)公司 |
发明人 |
P·弗纳拉;C·里韦罗 |
分类号 |
H01L21/66(2006.01)I;H01L21/28(2006.01)I |
主分类号 |
H01L21/66(2006.01)I |
代理机构 |
北京市金杜律师事务所 11256 |
代理人 |
王茂华;张宁 |
主权项 |
一种集成电路,其特征在于,包括:半导体衬底(SB),形成在所述衬底内的至少一个绝缘区域(RIS),以及检测器(DT),所述检测器包括至少部分地延伸至所述绝缘区域中的两个导电接触(C1,C2),所述两个导电接触均具有位于所述绝缘区域(RIS)与下方衬底区域(CS)之间的界面处的第一端部(EX11,EX21),以及第二端部(EX12,EX22),两个第二端部(EX11,EX21)被设计用以连接至被配置用于递送表示两个第一端部(EX11,EX21)之间的电阻值的电信号(S)的电路(3)。 |
地址 |
法国鲁塞 |