发明名称 集成电路及其电源管理方法
摘要 本发明提供一种集成电路及其电源管理方法,该集成电路包括:两个供电端,配置为向集成电路供电,供电端包括正供电端和接地端,正供电端的电压(VDD)和接地端的电压(VSS)共同限定了逻辑电平的范围;逻辑部件,逻辑部件为选自逻辑门和存储单元中的一个,并且逻辑部件包括睡眠晶体管,睡眠晶体管与供电端之一相串联;电压发生器,配置为选择性地产生逻辑电平的范围以外的电压;电路,配置为在省电模式期间将逻辑电平范围以外的电压提供给睡眠晶体管;以及电压调节器,配置为在省电模式期间,控制电压发生器以充分减小通过睡眠晶体管的漏电流,电压调节器包括模拟睡眠晶体管。本发明能够最小化静态漏电,降低了集成电路制造工艺的复杂程度。
申请公布号 CN101662276B 申请公布日期 2016.12.14
申请号 CN200910166638.1 申请日期 2005.07.05
申请人 考文森智财管理公司 发明人 兰迪·卡普兰;史蒂文·施瓦克
分类号 H03K19/00(2006.01)I 主分类号 H03K19/00(2006.01)I
代理机构 隆天知识产权代理有限公司 72003 代理人 姜燕;陈晨
主权项 一种集成电路,包括:a)两个供电端,配置为向所述集成电路供电,所述供电端包括正供电端和接地端;b)逻辑部件,所述逻辑部件为逻辑门或存储单元,所述逻辑部件包括睡眠晶体管,所述睡眠晶体管与所述接地端相串联;c)电荷泵,配置为选择性地产生负电压,并在睡眠模式期间将所述负电压提供给所述睡眠晶体管;d)电压调节器,配置为在所述睡眠模式期间,控制所述电荷泵以最小化通过所述睡眠晶体管的漏电流,以及其中所述集成电路包括自适应漏电控制器,而该自适应漏电控制器包括第一模拟睡眠晶体管。
地址 加拿大安大略省渥太华