发明名称 一种基于FPGA的MLSA合成滤波器
摘要 本实用新型公开了一种基于FPGA的MLSA合成滤波器,包括FPGA芯片,SD卡存储器,FLASH存储器,SRAM存储器,SDRAM存储器,音频芯片;所述FPGA芯片包括Nios Ⅱ软核处理器、Avalon总线交换结构、SPI总线控制器、SDRAM控制器、SRAM控制器、定时器、JTAG调试模块、Avalon三态桥、数字音频接口I/O接口、音频控制器和FLASH控制器;所述Nios Ⅱ软核处理器通过Avalon总线交换结构连接所述SPI总线控制器、SDRAM控制器、SRAM控制器、定时器、JTAG调试模块、Avalon三态桥、数字音频接口I/O端口、音频控制器。实现一种基于FPGA的MLSA合成滤波器,通过这种滤波器可以合成平滑的语音。
申请公布号 CN205789092U 申请公布日期 2016.12.07
申请号 CN201620714968.5 申请日期 2016.07.08
申请人 西北师范大学 发明人 杨鸿武;张帅;孔新杰;甘振业
分类号 G10L21/0208(2013.01)I;G10L25/24(2013.01)N 主分类号 G10L21/0208(2013.01)I
代理机构 北京世誉鑫诚专利代理事务所(普通合伙) 11368 代理人 孙国栋
主权项 一种基于FPGA的MLSA合成滤波器,其特征在于,包括FPGA芯片,SD卡存储器,FLASH存储器,SRAM存储器,SDRAM存储器,音频芯片;所述FPGA芯片包括Nios Ⅱ软核处理器、Avalon总线交换结构、SPI总线控制器、SDRAM控制器、SRAM控制器、定时器、JTAG调试模块、Avalon三态桥、数字音频接口I/O接口、音频控制器和FLASH控制器;所述Nios Ⅱ软核处理器通过Avalon总线交换结构连接所述SPI总线控制器、SDRAM控制器、SRAM控制器、定时器、JTAG调试模块、Avalon三态桥、数字音频接口I/O端口、音频控制器,所述Avalon三态桥与FLASH控制器相连,FLASH控制器与FLASH存储器相连,所述SDRAM控制器与SDRAM存储器相连,SRAM控制器与SRAM存储器相连,SPI总线控制器与SD卡存储器相连,数字音频接口I/O端口和音频控制器与音频芯片相连;所述SD卡存储器中存储有Mel倒谱序列和基频F0序列,所述Nios Ⅱ软核处理器包括Mel倒谱数据缓存器、F0序列数据缓存器、滤波参数校正模块、激励信号发生模块和MLSA滤波器模块;所述Mel倒谱和F0序列数据缓存器分别于SPI总线控制器相连。
地址 730070 甘肃省兰州市安宁区安宁东路967号西北师范大学