发明名称 一种高精度延迟时钟校准的系统及方法
摘要 本发明公开了一种高精度延迟时钟校准的系统,包括与非门、与门、延时芯片、多路选择器和处理模块,所述多路选择器包括校准端和输出端,所述处理模块包括延时控制端、选择控制端和控制开关端;所述与门的输出端通过延时芯片与多路选择器的输入端电性连接,所述处理模块的延时控制端与延时芯片电性连接,所述处理模块的选择控制端与多路选择器电性连接,所述处理模块的控制开关端与与非门的输入端电性连接,所述与非门的输出端与与门的输入端电性连接。本发明采用脉冲振荡计数方法实现脉宽测量,然后进行延时计算,最后调整延时芯片达到延时校准的目的,其可以实时的进行校准,排除了温度及其他外界对延时芯片的影响,从而实现高精度测量的效果。
申请公布号 CN106612111A 申请公布日期 2017.05.03
申请号 CN201611265841.0 申请日期 2016.12.30
申请人 深圳市志奋领科技有限公司 发明人 叶立平;唐可信
分类号 H03K5/135(2006.01)I 主分类号 H03K5/135(2006.01)I
代理机构 广州市越秀区哲力专利商标事务所(普通合伙) 44288 代理人 石伍军;张鹏
主权项 一种高精度延迟时钟校准的系统,其特征在于,包括与非门、与门、延时芯片、多路选择器和处理模块,所述多路选择器包括校准输出端和时钟输出端,所述处理模块包括延时控制端、选择控制端和控制开关端;所述与门的两个输入端分别连接至与非门的输出端和时钟输入端;所述与门的输出端经延时芯片连接至多路选择器的输入端,所述处理模块的延时控制端和选择控制端分别连接至延时芯片的控制端和多路选择器的控制端,所述与非门的两个输入端分别连接至处理模块的控制开关端以及多路选择器的校准输出端;所述处理模块的选择控制端和控制开关端具有相同的输出逻辑,当处理模块的选择控制端输出高电平时,多路选择器通过校准输出端输出校准信号,而在处理模块的选择控制端输出低电平时,多路选择器通过时钟输出端输出时钟信号。
地址 518000 广东省深圳市宝安区新安街道23区创业路东南侧东联工业区一栋六楼602C