发明名称 |
制造包括封装的支持结构内的嵌入式电路组件的半导体封装 |
摘要 |
在支持结构中形成空腔,所述支持结构用于支持半导体器件,并且电路元件的至少一部分被布置于支持结构中的空腔内。支持结构中的空腔被填充有非导电填充材料,从而用非传导填充材料至少部分地围绕电路元件,并且半导体器件被电连接至电路元件。在示例实施例中,电路元件用于基本上阻断由所述半导体器件或者另一半导体器件输出的直流。 |
申请公布号 |
CN103797575B |
申请公布日期 |
2017.05.03 |
申请号 |
CN201280044452.9 |
申请日期 |
2012.07.10 |
申请人 |
思科技术公司 |
发明人 |
约维察·萨维奇;杨志平;杰·薛;立·李 |
分类号 |
H01L23/498(2006.01)I;H01L23/50(2006.01)I;H05K1/18(2006.01)I |
主分类号 |
H01L23/498(2006.01)I |
代理机构 |
北京东方亿思知识产权代理有限责任公司 11258 |
代理人 |
李晓冬 |
主权项 |
一种用于制造半导体封装的方法,包括:在支持结构中形成空腔,所述支持结构用于支持半导体器件;在所述支持结构中的所述空腔中布置电路元件的至少一部分;用非导电填充材料填充所述支持结构中的所述空腔,从而用所述非导电填充材料至少部分地围绕所述电路元件;以及将所述半导体器件电连接至所述电路元件,其中在所述支持结构中形成所述空腔包括:在所述支持结构内形成第一开口;用填充材料来填充所述第一开口;以及在所述填充材料内形成第二开口,其中所述第二开口被形成为所述空腔,并且所述电路元件的至少一部分被布置于所述第二开口内,其中,所述第二开口被形成为具有变化的剖面尺寸。 |
地址 |
美国加利福尼亚州 |