发明名称 用于在乘法器累加器块中执行乘积级数运算的方法和装置
摘要 集成电路上的专用处理块包括第一和第二算术操作符级、耦合至另一专用处理块的输出、以及可配置的互连电路系统,该可配置的互连电路系统可以被配置成路由信号贯穿该专用处理块,包括在该第一和第二算术运算符级内和外。该可配置的互连电路系统可以进一步包括用于路由所选择的信号的多路复用器电路系统。当实现需要使用多于一个专用处理块的数学功能时,与该可配置的互连电路系统一起耦合至另一专用处理块的该专用处理块的该输出降低了使用该专用处理块外部的资源的需要。此类数学功能的示例包括实现缩放积和、运算以及实现霍纳法则。
申请公布号 CN106610813A 申请公布日期 2017.05.03
申请号 CN201610922486.3 申请日期 2016.10.21
申请人 阿尔特拉公司 发明人 M·朗翰墨
分类号 G06F7/523(2006.01)I 主分类号 G06F7/523(2006.01)I
代理机构 北京纪凯知识产权代理有限公司 11245 代理人 赵志刚;赵蓉民
主权项 一种集成电路上的乘法器累加器块,包括:第一、第二、和第三输入,所述第一、第二和第三输入直接耦合至形成于所述乘法器累加器块外部的外部可配置互连电路系统;输出;第一算术操作符级,其接收来自所述第一和第二输入的信号;第二算术操作符级,其接收来自所述第三输入的信号并具有耦合至所述输出的输出端口;内部可配置互连电路系统,其形成于所述乘法器累加器块内,并且包括:第一多路复用器,其在从所述第一算术操作符级生成的信号与在所述第二算术操作符级的所述输出端口生成的信号之间选择。
地址 美国加利福尼亚州