发明名称 PLDMOS器件及其制造方法
摘要 本发明公开了一种PLDMOS器件,包括:N型外延层,P阱,栅介质层,多晶硅栅,源区和漏区,沟道区由N型外延层叠加N型离子注入杂质形成,通过N型离子注入杂质提高沟道区的N型掺杂浓度并从而抑制源漏穿通;在沟道区表面形成有P型离子注入杂质,通过P型离子注入杂质抵消N型离子注入杂质对沟道区的表面的影响,从而使器件的阈值电压向由N型外延层的本体掺杂浓度决定的初始阈值电压恢复。本发明还公开了一种PLDMOS器件的制造方法。本发明能抑制器件的源漏穿通同时不影响器件的阈值电压,能使器件适用于更小的沟道长度。
申请公布号 CN106601819A 申请公布日期 2017.04.26
申请号 CN201710003959.4 申请日期 2017.01.04
申请人 上海华虹宏力半导体制造有限公司 发明人 段文婷
分类号 H01L29/78(2006.01)I;H01L21/336(2006.01)I 主分类号 H01L29/78(2006.01)I
代理机构 上海浦一知识产权代理有限公司 31211 代理人 郭四华
主权项 一种PLDMOS器件,其特征在于,包括:N型外延层;P阱,形成于所述N型外延层的选定区域中,所述P阱作为漂移区;在所述P阱区域的所述N型外延层表面有场氧化层,令该场氧化层为第一场氧化层;沟道区由所述N型外延层叠加N型离子注入杂质形成,通过所述N型离子注入杂质提高所述沟道区的N型掺杂浓度并从而抑制源漏穿通;在所述沟道区表面形成有P型离子注入杂质,通过所述P型离子注入杂质抵消所述N型离子注入杂质对所述沟道区的表面的影响,从而使器件的阈值电压向由所述N型外延层的本体掺杂浓度决定的初始阈值电压恢复;多晶硅栅,所述多晶硅栅覆盖在所述沟道区上方并延伸到所述P阱以及所述第一场氧化层的第一侧表面上;所述多晶硅栅和底部的所述沟道区以及所述P阱之间隔离有栅介质层;源区由形成于所述N型外延层表面且和所述多晶硅栅第一侧自对准的P+区组成;漏区由形成于所述P型表面且和所述第一场氧化层第二侧自对准的P+区组成。
地址 201203 上海市浦东新区张江高科技园区祖冲之路1399号