发明名称 输出复位电路、栅极集成驱动电路及显示装置
摘要 本实用新型公开了一种输出复位电路、栅极集成驱动电路及显示装置,该输出复位电路包括与时钟信号端的数量一致的至少三个结构相同的复位单元,各复位单元用于在时钟信号端的控制下,导通参考信号端与连接的该组各移位寄存器的信号输出端;且各复位单元分别与一组各移位寄存器的输出端相连,使得多个移位寄存器共用一个输出复位电路。因此,在时钟信号端的控制下,各复位单元可以控制将参考信号端的复位信号输出至与各复位单元相连接的该组各移位寄存器的信号输出端,对其进行复位,避免其他信号对该组各移位寄存器输出端的干扰,提高输入输出信号的稳定性,同时简化输出复位端的结构,减小栅极集成驱动电路的占用面积,降低成本。
申请公布号 CN206135862U 申请公布日期 2017.04.26
申请号 CN201621089345.X 申请日期 2016.09.28
申请人 合肥鑫晟光电科技有限公司;京东方科技集团股份有限公司 发明人 何敏;徐海侠;韩东旭;李蒙
分类号 H03K17/284(2006.01)I;G09G3/20(2006.01)I 主分类号 H03K17/284(2006.01)I
代理机构 北京同达信恒知识产权代理有限公司 11291 代理人 黄志华
主权项 一种输出复位电路,其特征在于,包括:与用于向移位寄存器提供时钟信号的时钟信号端的数量一致的至少三个结构相同的复位单元;其中,各所述复位单元的第一端与参考信号端相连,第二端与一组移位寄存器中的各移位寄存器的信号输出端相连,第三端与该组中各移位寄存器中驱动模块的控制端相连,第四端与该组中各移位寄存器中驱动模块的输入端连接的时钟信号端相连;各所述复位单元用于在连接的时钟信号端的控制下,导通所述参考信号端与连接的该组中各移位寄存器的信号输出端;一组各移位寄存器中驱动模块的输入端连接的时钟信号端加载相同的时钟信号;不同组各移位寄存器中驱动模块的输入端连接的时钟信号端加载不同的时钟信号,且每两个时钟信号存在时序重叠部分。
地址 230011 安徽省合肥市新站区工业园内