发明名称 阵列基板
摘要 一种阵列基板包括栅极线、第一数据线段、第二数据线段、第一薄膜晶体管及第二薄膜晶体管。各第一薄膜晶体管包括第一栅极、第一源极与第一漏极,且各第二薄膜晶体管包括第二栅极、第二源极与第二漏极。在第一方向上依序排列的第一数据线段、第二数据线段以及下一个第一数据线段依序定义出第一间距以及第二间距,其中第二间距大于第一间距。在第一方向上依序排列的第一源极、第二源极及下一个第一源极依序定义出第三间距及第四间距,其中第三间距大于第一间距,且第四间距小于第二间距。本发明的阵列基板利用不对称的薄膜晶体管设计,利用第一源极和/或第二源极的偏移设置,可以有效缩减子像素宽度进而提升阵列基板的解析度。
申请公布号 CN104538409B 申请公布日期 2017.04.26
申请号 CN201510025438.X 申请日期 2015.01.19
申请人 友达光电股份有限公司 发明人 郑和宜;黄馨谆;郑景升
分类号 H01L27/12(2006.01)I;H01L29/786(2006.01)I;H01L29/417(2006.01)I;G02F1/1362(2006.01)I;G02F1/1368(2006.01)I 主分类号 H01L27/12(2006.01)I
代理机构 隆天知识产权代理有限公司 72003 代理人 李昕巍;赵根喜
主权项 一种阵列基板,包括:一基底;多条栅极线,设置于该基底上并实质上分别沿一第一方向延伸;多条第一数据线与多条第二数据线,设置于该基底上并实质上分别沿一第二方向延伸,其中该多条第一数据线与该多条第二数据线沿该第一方向上依序交替排列,各该第一数据线具有多条第一数据线段,分别设置于两相邻的该多条栅极线之间,且各该第二数据线具有多条第二数据线段,分别设置于两相邻的该多条栅极线之间;多个第一薄膜晶体管,设置于该基底上,其中各该第一薄膜晶体管包括:一第一栅极,连接于对应的该栅极线;一第一源极,连接于对应的两相邻的该多条第一数据线段之间并与对应的该第一栅极至少部分重叠;以及一第一漏极;以及多个第二薄膜晶体管,设置于该基底上,其中各该第二薄膜晶体管包括:一第二栅极,连接于对应的该栅极线;一第二源极,连接于对应的两相邻的该多条第二数据线段之间并与对应的该第二栅极至少部分重叠;以及一第二漏极;其中在该第一方向上依序排列的该第一数据线段、该第二数据线段以及下一个该第一数据线段依序定义出一第一间距以及一第二间距,该第二间距大于该第一间距,分别对应上述依序排列的该第一数据线段、该第二数据线段以及下一个该第一数据线段而在该第一方向上依序排列的该第一源极、该第二源极及下一个该第一源极依序定义出一第三间距及一第四间距,该第三间距大于该第一间距,且该第四间距小于该第二间距。
地址 中国台湾新竹市