发明名称 |
一种数字输出缓冲器及其控制方法 |
摘要 |
本发明公开了一种数字输出缓冲器及其控制方法。该数字输出缓冲器包括时序产生器、积分器、残余电流探测器、储能器、电感L、负载电容CL、第一开关管SW1、第二开关管SW2和第三开关管SW3,储能器、电感L、负载电容CL、第一开关管SW1、第二开关管SW2和第三开关管SW3组成了数字输出缓冲器的主电路,积分器和残余电流探测器组成了数字输出缓冲器的负反馈电路。本发明能够有效降低了数字输出缓冲器的功耗。 |
申请公布号 |
CN104320122B |
申请公布日期 |
2017.04.26 |
申请号 |
CN201410314231.X |
申请日期 |
2014.07.03 |
申请人 |
杭州硅星科技有限公司 |
发明人 |
陈锋 |
分类号 |
H03K19/0175(2006.01)I |
主分类号 |
H03K19/0175(2006.01)I |
代理机构 |
杭州杭诚专利事务所有限公司 33109 |
代理人 |
王江成 |
主权项 |
一种数字输出缓冲器,其特征在于:包括时序产生器(1)、积分器(2)、残余电流探测器(3)、储能器(4)、电感L、负载电容CL、第一开关管SW1、第二开关管SW2和第三开关管SW3,所述储能器(4)一端接地,所述储能器(4)另一端与第三开关管SW3的第一导通端电连接,所述第三开关管SW3的第二导通端与电感L一端电连接,所述电感L另一端与负载电容CL的上极板、第一开关管SW1的第一导通端和第二开关管SW2的第一导通端电连接,所述电容CL的下极板和第二开关管SW2的第二导通端都接地,所述第一开关管SW1的第二导通端与电源VDD电连接,所述第一开关管SW1的控制端、第二开关管SW2的控制端和第三开关管SW3的控制端分别与时序产生器(1)电连接,所述残余电流探测器(3)的两个检测端分别与第三开关管SW3的第一导通端和第二导通端电连接,所述残余电流探测器(3)的输出端与积分器(2)的输入端电连接,所述积分器(2)的输出端与时序产生器(1)的第二输入端电连接,所述时序产生器(1)的第一输入端为数字输出缓冲器的信号输入端。 |
地址 |
310012 浙江省杭州市西湖区华星路99号创业大厦B404室 |