主权项 |
一种用于液晶显示装置的栅极驱动电路,所述栅极驱动电路包括级联的多个GOA单元,所述多个GOA单元产生一或多个扫描讯号并依序输出至一液晶显示装置,其特征在于,每个GOA单元包含:一上拉控制电路,其包含串联的一第一晶体管和一第二晶体管,其中所述第一晶体管的漏极及所述第二晶体管的源极分别连接并输入一由上往下级依序输出的扫描控制讯号和一由下往上级依序输出的扫描控制讯号,所述第一晶体管和所述第二晶体管的栅极分别连接上一级GOA单元之栅极信号G(N‑1)和下一级GOA单元之栅极信号G(N+1);一上拉电路,其漏极接收一个第一时钟信号,而其栅极信号点,即是关键节点Q(N)连接上述第一晶体管的源极及第二晶体管的漏极,根据所述上拉控制电路之扫描控制信号或及上一级GOA单元或下一级GOA单元传递过来的栅极信号以对上述关键节点Q(N)的电压进行充电并控制上拉电路的打开时间然后输出一正向扫描GOA单元之栅极信号G(N)或一反向扫描GOA单元之栅极信号G(N),上述GOA单元之栅极信号G(N)对应于液晶显示装置的第N级水平扫描线;一自举电容,其将上述关键节点Q(N)的电压再次抬升;一下拉电路,其漏极和源极分别连接上述关键节点Q(N)和一输入直流低电压,其栅极连接并接收下一级GOA单元传递过来的栅极信号以对所述关键节点Q(N)的电压进行放电;一下拉维持电路,其包括用于输入第一时钟信号之第三及第四晶体管及第二时钟信号之第五及第六晶体管,所述第一时钟信号及第二时钟信号为反相信号,在第一时钟信号及第二时钟信号的控制下,使所述关键节点Q(N)及栅极输出信号G(N)维持在低电位直到下次关键节点Q(N)被充电;以及一重置电路,对所述关键节点Q(N)进行电位清零的操作;其中所述下拉维持电路更包括:第七晶体管,其栅极连接第一电路点,其漏极和源极分别连接第N级水平扫描线和输入直流低电压;第八晶体管,其栅极连接第一电路点,其漏极和源极分别连接所述关键节点Q(N)和输入直流低电压;第九晶体管,其栅极连接所述关键节点Q(N),其漏极和源极分别连接第二电路点和第一电路点;第十晶体管,其栅极连接第一电路点,其漏极和源极分别连接第一时钟信号和第一电路点;第十一晶体管,其栅极连第二电路点,其漏极和源极分别连接第二时钟信号和第二电路点;第十二晶体管,其栅极连接第二电路点,其漏极和源极分别连接所述关键节点Q(N)和输入直流低电压;第十三晶体管,其栅极连接第二电路点,其漏极和源极分别连接第N级水平扫描线和输入直流低电压;第十四晶体管和第十五晶体管串联,其中第十四晶体管的栅极连接第一电路点,其漏极和源极分别连接第一电路点和第十五晶体管的漏极,其中第十五晶体管的栅极连接所述关键节点Q(N),其漏极和源极分别连接第一电路点和输入直流低电压;第十六晶体管和第十七晶体管串联,其中第十六晶体管的栅极连接第二电路点,其漏极和源极分别连接第二电路点和第十七晶体管的漏极,其中第十七晶体管的栅极连接所述关键节点Q(N),其漏极和源极分别连接第二电路点和输入直流低电压。 |