发明名称 用于低功率高速集成时钟门控单元的设备
摘要 提供了一种用于低功率高速集成时钟门控单元的设备。所述设备包括:逻辑门,接收未缓冲使能信号(E)、和扫描测试使能信号(SE)并输出反相使能信号(EN);第一传输门,接收E、SE和EN;第二传输门,连接到第一传输门并接收时钟信号(CK)和使能反相时钟信号(ECKN);第一晶体管,具有分别连接到电源电压(VDD)、逻辑门的输出和第一传输门的端子;第二晶体管,包括分别连接到第一传输门和VDD的端子;锁存器,包括分别连接到第二传输门和第二晶体管的端子。
申请公布号 CN106560999A 申请公布日期 2017.04.12
申请号 CN201610855498.9 申请日期 2016.09.27
申请人 三星电子株式会社 发明人 马修·铂金斯;林政贤
分类号 H03K5/135(2006.01)I 主分类号 H03K5/135(2006.01)I
代理机构 北京铭硕知识产权代理有限公司 11286 代理人 刘灿强;董婷
主权项 一种集成时钟门控单元,所述集成时钟门控单元包括:逻辑门,包括接收未缓冲使能信号(E)的第一输入、接收扫描测试使能信号(SE)的第二输入和产生反相使能信号(EN)的输出;第一传输门,包括接收E的第一端子、接收SE的第二端子、接收EN的第三端子、第四端子以及第五端子;第二传输门,包括连接到第一传输门的第四端子的第一端子、连接到第一传输门的第五端子的第二端子、接收时钟信号(CK)的第三端子、接收使能反相时钟信号(ECKN)的第四端子以及第五端子;第一晶体管,包括连接到电源电压(VDD)的第一端子、连接到逻辑门的输出的第二端子和连接到第一传输门的第四端子的第三端子;第二晶体管,包括连接到第一传输门的第五端子的第一端子、连接到VDD的第二端子以及第三端子;以及锁存器,包括连接到第二传输门的第五端子的第一端子、连接到第二晶体管的第三端子的第二端子以及第三端子。
地址 韩国京畿道水原市