发明名称 数字信号处理器及寻址数字信号处理器中的存储器的方法
摘要 本发明涉及一种数字信号处理器(200),其包括:至少一个向量执行单元(203,205)和至少第一存储器单元(230,231)。第三单元设置为提供用于对第一存储器单元(230,231)进行寻址的向量形式的寻址数据,其中所述第三单元可经由片上网络(244)连接到第一存储器单元(230,231)上,通过这种方式,由第三单元(250)所提供的数据可用于控制对第一存储器单元(230,231)的读取和写入。这能够以任何期望的顺序对存储器单元进行快速读取和写入。
申请公布号 CN103999074B 申请公布日期 2017.04.12
申请号 CN201280063320.0 申请日期 2012.11.28
申请人 联发科技瑞典有限公司 发明人 安德斯·尼尔森;埃里克·特尔;埃里克·艾尔弗森
分类号 G06F15/80(2006.01)I;G06F9/35(2006.01)I;G06F13/16(2006.01)I;G06F12/06(2006.01)I 主分类号 G06F15/80(2006.01)I
代理机构 北京聿宏知识产权代理有限公司 11372 代理人 吴大建;刘华联
主权项 一种数字信号处理器(200),包括:至少一个功能单元、第一存储器单元(230)、第三单元(250)和片上网络(244),其中,所述功能单元是向量执行单元(203,205)、标量执行单元或加速器,所述第一存储器单元用于提供待由所述功能单元操作的数据,并且所述片上网络连接所述功能单元、所述第一存储器单元和所述第三单元,所述数字信号处理器的特征在于,所述第三单元(250)设置为提供用于对所述第一存储器单元(230)进行寻址的地址向量形式的寻址数据,其中所述第三单元通过如下方式与所述第一存储器单元(230)连接:所述寻址数据可用于控制对所述第一存储器单元(230)的读取和/或写入,并且所述处理器还包括设置在所述第一存储器单元和所述片上网络之间的存储器地址接口单元(256),以通过充当从所述第三单元中获取的寻址数据的中间存储器来补偿所述第一存储器单元与第三单元之间的延时,其中所述存储器地址接口单元用于在所述第一存储器单元准备接收来自所述第三单元的寻址数据时在所述第一存储器单元请求寻址数据之前开始读取来自所述第三单元的地址数据,以及存在数据元素的提前读取。
地址 瑞典林雪平