发明名称 大型互联架构
摘要 在一个实施例中,一种网络交换机包括:彼此通信地耦合在一起的多个芯片以及带缓冲的纵横交叉交换结构。每个芯片利用两个双向串行信道与其他芯片彼此耦合,每个芯片包括所述带缓冲的纵横交叉交换结构的一部分。一个或多个输入端口,一个或多个输出端口,输入逻辑模块被耦合到所述多个芯片,并且输入逻辑模块被配置为:接收数据分组;将数据分组分拨为一个或多个数据片段;将数据分组分发至带缓冲的纵横交叉交换结构。输出逻辑模块被耦合到所述多个芯片并且被配置为:通过从所述从带缓冲的纵横交叉交换结构撷取数据分组,根据聚合方案来数据片断重构数据分组,以及传输数据分组。
申请公布号 CN103416033B 申请公布日期 2017.04.05
申请号 CN201280012426.8 申请日期 2012.03.09
申请人 思科技术公司 发明人 梅迪恩·索马孙达拉姆
分类号 H04L12/931(2013.01)I 主分类号 H04L12/931(2013.01)I
代理机构 北京东方亿思知识产权代理有限责任公司 11258 代理人 李晓冬
主权项 一种网络交换机,包括:多个芯片,所述多个芯片耦合在一起并且包括带缓冲的纵横交叉交换结构,每个芯片利用两个双向串行信道与其他芯片彼此耦合,每个芯片包括所述带缓冲的纵横交叉交换结构的一部分;一个或多个输入端口;一个或多个输出端口;输入逻辑模块,所述输入逻辑模块耦合到所述多个芯片并且被配置为:接收数据分组;将所述数据的分组分拨为多个数据片段,其中所述多个数据片段的总数有赖于包括带缓冲的纵横交叉交换结构的所述多个芯片的数量;将所述数据分组分发至所述带缓冲的纵横交叉交换结构,根据分散方案每个数据片段被分发至包括所述带缓冲的纵横交叉交换结构的一部分的特定芯片,所述多个芯片中的每一个芯片接收所述多个数据片段中选定的一个数据片段;以及输出逻辑模块,所述输出逻辑模块耦合到所述多个芯片并且被配置为:通过从所述多个芯片撷取所述多个数据片段来从所述带缓冲的纵横交叉交换结构撷取所述数据分组;根据聚合方案来从所述多个数据片段重构所述数据分组;以及传输所述数据分组。
地址 美国加利福尼亚州