发明名称 实现多通道信号分析同步与时延校正的系统及方法
摘要 本发明涉及一种实现多通道信号分析同步与时延校正的系统及方法,其中包括数个与各个通道一一对应的射频通道单元,各个射频通道单元用以将所对应的通道的射频输入信号转换成固定频率的中频信号并进行数字化转换;数个与各个通道一一对应的基带处理单元,各个基带处理单元用以对所对应的射频通道单元的输出信号进行数字信号解调、群时延的补偿和通道间的时延误差校正;数个与各个通道对应的数据存储单元;精密同步单元,用以对基带处理单元的信号进行延时控制。采用该种结构的实现多通道信号分析同步与时延校正的系统及方法,在单个设备上实现了多通道测试的同步要求,提高了多通道信号分析的可信度,降低了硬件复杂度,具有更广泛的应用范围。
申请公布号 CN104618042B 申请公布日期 2017.03.29
申请号 CN201510106745.0 申请日期 2015.03.10
申请人 上海创远仪器技术股份有限公司 发明人 陈爽;陈向民
分类号 H04B17/30(2015.01)I 主分类号 H04B17/30(2015.01)I
代理机构 上海智信专利代理有限公司 31002 代理人 王洁;郑暄
主权项 一种实现多通道信号分析同步与时延校正的系统,其特征在于,所述的系统包括:数个与各个通道一一对应的射频通道单元,各个所述的射频通道单元用以将所对应的通道的射频输入信号转换成固定频率的中频信号并进行数字化转换;数个与各个通道一一对应的基带处理单元,各个所述的基带处理单元用以对所对应的射频通道单元的输出信号进行数字信号解调和通道间的时延误差校正;各个所述的基带处理单元包括I路延时控制单路、Q路延时控制单路和信号解调器,所述的I路延时控制单路和Q路延时控制单路的输出端分别与所述的信号解调器的输入端相连接;所述的基带处理单元还包括I路群时延补偿电路和Q路群时延补偿电路,所述的I路群时延补偿电路的输出端与所述的I路延时控制电路的输入端相连接,所述的Q路群时延补偿电路的输出端与所述的Q路延时控制电路的输入端相连接;数个与各个通道一一对应的数据存储单元,各个所述的数据存储单元用以存储所对应的基带处理单元输出的数据;精密同步单元,用以对所述的基带处理单元的信号进行延时控制,所述的精密同步单元用于为各个所述的射频通道单元提供频谱搬移的频率参考信号以及对各个所述的数据存储单元发出数据存储同步控制信号,所述的精密同步单元包括:精密时钟发生器,用以产生系统预设精度的时钟信号;四相时钟发生器,用以产生四相时钟信号,所述的四相时钟信号彼此频率相同且依次具有90°相位差;时钟分配管理器,用以选择不同的时钟进行时延控制;程控延时电路,用以对所述的基带信号处理单元的信号进行延时控制。
地址 200233 上海市徐汇区桂箐路69号28幢4楼