发明名称 表示装置
摘要 【課題】クラックや成膜ダメージの発生を抑えつつも共通電極が低抵抗化された表示装置を提供することを目的とする。【解決手段】 各画素に対応する複数の画素電極P1と、複数の画素電極P1のそれぞれの周縁部に載るように設けられた絶縁層BNKと、複数の画素電極P1のそれぞれに接触して積層されるように設けられた自発光層E1と、自発光層E1に接触するように積層して、絶縁層BNKに載るように設けられた第1共通電極C1と、絶縁層BNKの上方で第1共通電極C1の一部との積層を避けて、複数の画素電極P1の上方で第1共通電極C1に積層する光透過性層LTと、複数の画素電極P1の上方で光透過性層LTに積層し、絶縁層BNKの上方で第1共通電極C1に接触するように積層する第2共通電極C2と、自発光層E1を封止するように、第2共通電極C2の上方に積層する封止層PRと、を有することを特徴とする表示装置。【選択図】図3
申请公布号 JP2017059314(A) 申请公布日期 2017.03.23
申请号 JP20150180686 申请日期 2015.09.14
申请人 株式会社ジャパンディスプレイ 发明人 阪本 樹;佐藤 敏浩
分类号 H05B33/26;G02B5/20;H01L51/50;H05B33/12;H05B33/22 主分类号 H05B33/26
代理机构 代理人
主权项
地址