发明名称 一种高速动态比较器失调电压校准电路
摘要 本发明属于模拟集成电路技术领域,具体涉及一种高速动态比较器失调电压校准电路。该电路包括:脉冲调制器、数模转换器、比较器、寄存器逻辑单元以及失调电压校准电路,电路采用上级板采样,比较器输入端连接数模转换器输出端或共模电平,失调电压校准电路的输出端连接数模转换器的输入端。本发明的比较器失调电压是通过校准电路及数模转换器来补偿的。本发明为数字校准,硬件要求低、可靠性高、功耗低、校准精确。
申请公布号 CN106533443A 申请公布日期 2017.03.22
申请号 CN201611024728.3 申请日期 2016.11.16
申请人 电子科技大学 发明人 唐鹤;陈正;何生生;彭传伟;车来晟
分类号 H03M1/10(2006.01)I;H03M1/12(2006.01)I;H03M1/46(2006.01)I 主分类号 H03M1/10(2006.01)I
代理机构 成都点睛专利代理事务所(普通合伙) 51232 代理人 葛启函
主权项 一种高速动态比较器失调电压校准电路,其特征在于,包括比较器、脉冲调制器、数模转换器、寄存器逻辑单元、采样保持电路、异步时钟及寄存器和失调电压校准电路;其中:所述比较器的输入端与数模转换器的输出端连接,比较器的输入时钟与异步时钟及寄存器的输出时钟连接;所述脉冲调制器的输入端接外部输入时钟,用于调整校准模式和数据转换模式的时钟;所述数模转换器的时钟输入端接脉冲调制器的输出端,数模转换器的数据输入端接失调电压校准电路的输出端和采样保持电路的输出端,数模转换器在校准模式下用于储存比较器的失调电压;在数据转换模式下用于数据转换;所述寄存器逻辑单元的时钟输入端接脉冲调制器的输出端和异步时钟及寄存器的输出端,寄存器逻辑单元在校准模式下用于储存比较器的失调电压的失调码;在数据转换模式下用于数据输出排序;所述失调电压校准电路的时钟输入端接脉冲调制器的输出端,失调电压校准电路的数据输入端接寄存器逻辑单元的输出端,失调电压校准电路用于计算失调电压并控制数模转换器的开关。
地址 611731 四川省成都市高新西区西源大道2006号