发明名称 |
一种移位寄存器、栅极驱动电路及显示面板 |
摘要 |
本发明公开了一种移位寄存器、栅极驱动电路及显示面板,该移位寄存器包括:上拉模块、下拉模块、复位模块、第一控制模块、第二控制模块和输出模块。通过上拉模块、下拉模块、复位模块、第一控制模块、第二控制模块和输出模块可以实现扫描信号的正常输出;且本发明的移位寄存器的输出模块具有两个输出端,分别连接相邻的两条栅线,因此本发明的一个移位寄存器可以对应两条栅线,进而可以实现通过一个移位寄存器向相邻的两条栅线输入扫描信号;相对于现有技术中一个移位寄存器对应一条栅线,本发明可以将移位寄存器的数量减半,从而减小了栅极驱动电路在显示面板上占用的面积,节省制作成本且有利于实现显示面板的窄边框设计。 |
申请公布号 |
CN106531053A |
申请公布日期 |
2017.03.22 |
申请号 |
CN201710011077.2 |
申请日期 |
2017.01.06 |
申请人 |
京东方科技集团股份有限公司;北京京东方显示技术有限公司 |
发明人 |
闫岩 |
分类号 |
G09G3/20(2006.01)I;G11C19/28(2006.01)I |
主分类号 |
G09G3/20(2006.01)I |
代理机构 |
北京同达信恒知识产权代理有限公司 11291 |
代理人 |
黄志华 |
主权项 |
一种移位寄存器,其特征在于,包括:上拉模块、下拉模块、复位模块、第一控制模块、第二控制模块和输出模块;其中,所述上拉模块的控制端和输入端均与信号输入端相连,输出端与所述第一节点相连;所述上拉模块用于在所述信号输入端的控制下,通过所述信号输入端输入的信号拉高所述第一节点的电位;所述下拉模块的第一控制端与第二节点相连,第二控制端与第三节点相连,输入端与低电平信号端相连,输出端与所述第一节点相连;所述下拉模块用于在所述第二节点或所述第三节点的控制下,通过所述低电平信号端的信号拉低所述第一节点的电位;所述复位模块的控制端与复位信号端相连,输入端与所述低电平信号端相连,输出端与所述第一节点相连;所述复位模块用于在所述复位信号端的控制下,通过所述低电平信号端的信号拉低所述第一节点的电位;所述第一控制模块的第一控制端与所述第一节点相连,第二控制端和第一输入端与第一参考信号端相连,第二输入端与所述低电平信号端相连,输出端与所述第三节点相连;所述第一控制模块用于在所述第一节点的控制下,通过所述低电平信号端的信号拉低所述第三节点的电位;在所述第一参考信号端的控制下,通过所述第一参考信号端的信号拉高所述第三节点的电位;所述第二控制模块的第一控制端与所述第一节点相连,第二控制端和第一输入端与第二参考信号端相连,第二输入端与所述低电平信号端相连,输出端与所述第二节点相连;所述第二控制模块用于在所述第一节点的控制下,通过所述低电平信号端的信号拉低所述第二节点的电位;在所述第二参考信号端的控制下,通过所述二参考信号端的信号拉高所述第二节点的电位;所述输出模块的第一控制端与所述第一节点相连,第二控制端与所述第二节点相连,第三控制端与所述第三节点相连,第一输入端与第一时钟信号端相连,第二输入端与第二时钟信号端相连,第三输入端与所述低电平信号端相连,第一输出端和第二输出端分别与相邻的两条栅线相连;所述输出模块用于在所述第一节点的控制下,将所述第一时钟信号端的信号和所述第二时钟信号端的信号,通过所述第一输出端和所述第二输出端分别输出到相邻的两条所述栅线;在所述第二节点或所述第三节点的控制下,通过所述低电平信号端的信号拉低所述第一输出端的电位。 |
地址 |
100015 北京市朝阳区酒仙桥路10号 |