发明名称 一种FPGA异构加速计算装置及系统
摘要 本发明公开了一种FPGA异构加速计算装置及系统,该装置包括FPGA芯片及通信接口,FPGA芯片包括用于实现SVD算法的SVD计算电路;其中:通信接口,用于与主机连接并与主机进行数据通信;FPGA芯片,用于获取主机通过通信接口发送的待计算数据,并利用SVD计算电路对待计算数据进行计算得到对应计算结果后,将计算结果通过通信接口返回至主机。本发明基于FPGA芯片实现与SVD算法对应的SVD计算,也即实现基于FPGA异构计算平台的SVD计算,而FPGA异构计算平台具有高速计算的特性,因此,基于该平台实现SVD计算能够大大增加SVD计算的速度,进而提高SVD计算的计算性能,以满足日益增长的数据处理需求。
申请公布号 CN106528490A 申请公布日期 2017.03.22
申请号 CN201611085794.1 申请日期 2016.11.30
申请人 郑州云海信息技术有限公司 发明人 王洪伟
分类号 G06F15/76(2006.01)I 主分类号 G06F15/76(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 罗满
主权项 一种FPGA异构加速计算装置,其特征在于,包括FPGA芯片及通信接口,所述FPGA芯片包括用于实现SVD算法的SVD计算电路;其中:所述通信接口,用于与主机连接并与所述主机进行数据通信;所述FPGA芯片,用于获取所述主机通过所述通信接口发送的待计算数据,并利用所述SVD计算电路对所述待计算数据进行计算得到对应计算结果后,将所述计算结果通过所述通信接口返回至所述主机。
地址 450018 河南省郑州市郑东新区心怡路278号16层1601室