发明名称 减小用于低功率宽带高分辨率DAC的阻抗衰减器的谐波失真的技术
摘要 数模转换器(DAC)部分地包括响应于数字信号而向一对电流求和节点提供电流的众多输入级以及耦合在电流求和节点与DAC的输出端之间的阻抗衰减器。阻抗衰减器尤其被适配成增大输出负载的阻抗的范围以考虑到因工艺、电压和温度的变动而引起的输出负载阻抗的改变,并且将由求和节点所见的阻抗与负载阻抗解耦。阻抗衰减器进一步包括具有可编程共模增益带宽的差分输入、差分输出放大器以控制放大器的谐波失真。阻抗衰减器可任选地包括一对交叉耦合的电容器以控制放大器的谐波失真。
申请公布号 CN105075125B 申请公布日期 2017.03.22
申请号 CN201480013259.8 申请日期 2014.03.12
申请人 高通股份有限公司 发明人 T·宋;S·M·李;D·孔;D·徐
分类号 H03M1/06(2006.01)I;H03F3/45(2006.01)I;H03M1/74(2006.01)I 主分类号 H03M1/06(2006.01)I
代理机构 上海专利商标事务所有限公司 31100 代理人 周敏
主权项 一种数模转换器(DAC),包括:多个输入级,其响应于由所述DAC接收到的数字信号而将电流递送给第一和第二电流求和节点;第一晶体管,其具有耦合至所述第一电流求和节点的第一端子以及耦合至所述DAC的第一输出节点的第二端子;第二晶体管,其具有耦合至所述第二电流求和节点的第一端子以及耦合至所述DAC的第二输出节点的第二端子;以及放大器,其具有耦合至所述第一晶体管的第一端子的第一差分输入端子、耦合至所述第二晶体管的第一端子的第二差分输入端子、耦合至所述第一晶体管的栅极端子的第一差分输出端子、以及耦合至所述第二晶体管的栅极端子的第二差分输出端子,所述放大器被适配成将所述第一和第二电流求和节点中的每一个节点的阻抗维持在由所述放大器的增益定义的范围内,其中所述放大器进一步包括第三输入端子,所述第三输入端子接收被适配成改变所述放大器的共模增益的控制信号。
地址 美国加利福尼亚州