发明名称 基于阻变存储器件阵列实现并行卷积计算的设备和方法
摘要 本发明公开了一种基于阻变存储器件阵列实现并行卷积计算的设备和方法,设备包括:阻变存储器件阵列、训练模块、输入模块、位线控制单元、字线控制单元、输出模块以及控制器。所述操作方法包括:计算卷积时,先将卷积核对应输入位置写入每个阻变单元,阻变单元的电导值代表卷积核的数值大小;位线上所加电平大小代表输入矩阵;每个输出模块代表一个卷积结果;不同的输出模块的输出信号即代表不同输入区域或不同卷积核的结果,以此方式实现卷积的并行计算。
申请公布号 CN106530210A 申请公布日期 2017.03.22
申请号 CN201610930552.1 申请日期 2016.10.31
申请人 北京大学 发明人 柳晨;康晋锋;黄鹏;周正;刘晓彦
分类号 G06T1/60(2006.01)I 主分类号 G06T1/60(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 任岩
主权项 一种基于阻变存储器件阵列实现并行卷积计算的设备,包括:阻变存储器件阵列、训练模块、输入模块、位线控制单元、字线控制单元、输出模块以及控制器;所述阻变存储器件阵列,包括沿第一方向延伸的多条字线,沿与第一方向交叉的第二方向延伸的多条位线,以及设置于各位线和各字线的交叉点处的多个阻变运算存储子单元;所述位线控制单元,其一端连接到位线,另一端连接到输入模块以及训练模块;所述字线控制单元,其一端连接到字线,另一端连接输出模块或接地;所述控制器,控制位线一端选通训练模块及字线一端选通地线,或控制位线一端选通输入模块及字线一端选通输出模块,用于控制输出模块中得到的不同卷积结果组合,并输出传递到下一级存储器或运算装置。
地址 100871 北京市海淀区颐和园路5号